Technische Beschreibung
2.2.2
Funktionsweise des Peripheriebusses
Das S5-100U besitzt für den Datentransfer zwischen CPU und Peripheriebaugruppen einen seriellen
Bus mit folgenden Eigenschaften:
•
der modulare Aufbau ermöglicht eine genaue Anpassung an jede Steuerungsaufgabe
•
es muß keine Adreßeinstellung an den Peripheriebaugruppen vorgenommen werden
•
ein Abschlußstecker ist nicht erforderlich
•
ein direkter Peripheriezugriff (auf eine einzelne Baugruppe) ist nicht möglich.
Die Datenübermittlung erfolgt über eine Kette von Schieberegistern (
Jedem Steckplatz sind im Busmodul vier Datenbits sowie ein Kontrollbit (zur Busüberwachung)
zugeordnet. Alle Baugruppen, die mehr als 4 Datenbits benötigen, enthalten ein eigenes Schiebe-
register, welches das Schieberegister des Steckplatzes ersetzt.
Steckplatznummer
Schieberegister
eines Steckplatzes
Schieberegister einer
8-kanaligen Digitalbaugruppe,
Analogbaugruppe ..., ...
Bild 2.5 Struktur des Peripheriebusses
2-6
CPU
0
--
> Bild 2.5).
Datenringleitung
1
2
5 Bit
n x 5 Bit
n=2, 4, 6 ... 16
S5-100U
3
EWA 4NEB 812 6120-01b