12.18
DFIN (Leitfrequenzeingang)
Funktion
Dieser Funktionsblock kann einen Impulsstrom am Leitfrequenzeingang X8 in einen Dreh-
zahlwert umsetzen und normieren. Die Übertragung einer Leitfrequenz erfolgt hochge-
nau ohne Offset− und Verstärkungsfehler.
Der Leitfrequenzeingang X8 ist für Signale mit TTL−Pegel ausgelegt.
ƒ
Die Nullspurvorgabe ist optional.
ƒ
Eine Konfiguration des Leitfrequenzeingangs X8 als Leitfrequenzausgang ist über
ƒ
C0491 möglich.
Die Auswahl und Konfiguration eines Encoders erfolgt über die Codestellen:
ƒ
– C0419 (Auswahl eines Encoders)
– C0420 (Encoder−Strichzahl)
– C0421 (Encoder−Vorspannung)
– C0427 (Art des Leitfrequenz−Eingangssignals)
Ausgabe des analogen Signals "DFIN_In_v"
ƒ
2 bis 3 Slaves am Master:
ƒ
ECS−Achsmodule
Leitfrequenzleitung
EYD0017AxxxxW01S01 verdrahten.
Abb. 12−19
EDBCSXS064 DE 4.0
über
den
EYD0017AxxxxW01W01
C0491
X8
0
1
C0421 C0427 C0420
Funktionsblock DFIN
l
Funktionsbibliothek
DFIN (Leitfrequenzeingang)
Leitfrequenzverteiler
und
DFIN
DFIN_In_v
CTRL
C0426
C0419
EMF2132IB
mit
Master−
Slave−Leitfrequenzleitung
900
ECSXA231
12
305