Herunterladen Inhalt Inhalt Diese Seite drucken

Erklärung Der Sr-Bits - Omron SYSMAC CQM1H Serie Programmierhandbuch

Programmierbare steuerungen spezialmodule
Vorschau ausblenden Andere Handbücher für SYSMAC CQM1H Serie:
Inhaltsverzeichnis

Werbung

Speicherbereiche
Wort
Bit(s)
SR 254
SR 254
00
1 Minute–Taktimpuls ( 30 Sekunden EIN, 30 Sekunden AUS)
01
0,02 Sekunden–Taktimpuls ( 0,01 Sekunden EIN, 0,01 Sekunden AUS)
02 bis 03
Nicht verwendet.
04
Überlauf(OF)–Merker
Dieser Merker wird gesetzt, wenn das Ergebnis der Berechnung über dem oberen Grenzwert des
vorzeichenbehafteten Binärwertes liegt.
05
Unterlauf(UF)–Merker
Dieser Merker wird gesetzt, wenn das Ergebnis der Berechnung unter dem unteren Grenzwert des
vorzeichenbehafteten Binärwertes liegt.
06
Flankenausführung–Überwachung beendet–Merker
Dieser Merker wird nach Beendigung der Flankenausführungs–Überwachung gesetzt.
07
STEP(08)–Ausführungs–Merker
Dieser Merker wird nur am Anfang der auf STEP(08) basierenden Verarbeitung für die Dauer
eines Zyklus gesetzt.
08
HKY(––) –Ausführungsmerker
Dieser Merker ist während der Ausführung von HKY(––) aktiviert.
09
7SEG(88)–Ausführungsmerker
Dieser Merker ist während der Ausführung von 7SEG(88) aktiviert.
10
DSW(87)–Ausführungsmerker
Dieser Merker ist während der Ausführung von DSW(87) aktiviert.
11 bis 12
Nicht verwendet.
13
Kommunikationsmodul–Fehlermerker
Dieser Merker spiegelt den Zustand des Fehlermerkers des Kommunikationsmoduls wieder.
Dieser Merker spiegelt den Zustand des Kommunikationsbaugruppen–Fehlermerkers (AR 0011)
wieder.
14
Nicht verwendet.
15
Spezialmodul–Fehlermerker
Dieser Merker wird aktiviert, wenn ein Fehler in einem auf Steckplatz 1 oder 2 installierten
Spezialmodul auftritt. Der Fehlercode für Steckplatz 1 wird in AR 0400 bis AR 0407 gespeichert
und der für Steckplatz 2 in AR 0408 bis AR 0415.
SR 255
SR 255
00
0,1 Sekunden–Taktimpuls ( 0,05 Sekunden EIN, 0,05 Sekunden AUS)
01
0,2 Sekunden–Taktimpuls (0,1 Sekunden EIN, 0,1 Sekunden AUS)
02
1,0 Sekunden–Taktimpuls ( 0,5 Sekunden EIN, 0,5 Sekunden AUS)
03
Befehlsausführungsfehler(ER)–Merker
Dieser Merker wird während der Befehlsausführung bei einem Fehler gesetzt.
04
Übertrags(CY)–Merker
Dieser Merker wird gesetzt, wenn in dem Ergebnis einer Befehlsausführung ein Übertrag auftritt.
05
GRÖßER(GR)–Merker
Dieser Merker wird gesetzt, wenn das Ergebnis eines Vergleichs GRÖßER ist.
06
GLEICH(EQ)–Merker
Dieser Merker wird gesetzt, wenn das Ergebnis eines Vergleichs GLEICH oder das Ergebnis einer
Befehlsausführung 0 ist.
07
KLEINER(LE)–Merker
Dieser Merker wird gesetzt, wenn das Ergebnis eines Vergleichs KLEINER ist.
Hinweis Folgende Worte können nicht beschrieben werden: SR 248 bis SR 251 und
Erklärung der SR–Bits
SR 25211 (Zwangssetzungsstatus–Systemhaftmerker)
Wird der Zwansgsetzungs–/–Rücksetzungsstatus gelöscht, werden die zwangsweise (rück)gesetzten Bits fol-
gendermaßen aktiviert/deaktiviert:
Löschen des zwangsweise Setzens:
Löschen des zwangsweise Rücksetzens:
Alle zwangsweise gesetzten oder rückgesetzten Bits werden gelöscht, wenn die SPS auf die RUN–Betriebsart
umgeschaltet wird, es sei denn, DM 6601 in der SPS–Konfiguration wird auf das Halten des zuvorigen Zustandes
des Zwangssetzungsstatus–Systemhaftmerkers eingestellt, wenn die Versorgungsspannung einschaltet wird.
Die Einstellung kann verwendet werden, um das Löschen des zwangsweise gesetzten Zustandes zu verhindern,
selbst wenn die Versorgungsspannung eingeschaltet wird.
Aktivieren/deaktivieren Sie dieses Bit über ein Programmiergerät.
SR 25212 (E/A–Systemhaftmerker)
Ist dieses Bit aktiviert, wird der Zustand der Bits in den IR– und LR–Bereichen beibehalten, wenn die Betriebsart
der SPS von PROGRAM auf RUN oder MONITOR umgeschaltet wird. (Ist der E/A–Systemhaftmerker deaktiviert,
werden alle IR– und LR–Bits zurückgesetzt, wenn der SPS–Betrieb anläuft.)
528
Kommentare
SR 253 bis SR 255.
Bit wird aktiviert
Bit wird deaktiviert
Anhang C
Seite
---
---
325
325
LEERER MERKER
228
428
422
425
425
---
---
---
---
---
---
---
---
---

Werbung

Inhaltsverzeichnis
loading

Diese Anleitung auch für:

Sysmac cqm1h-cpu serie

Inhaltsverzeichnis