Herunterladen Diese Seite drucken

Omron SYSMAC CPM2 Serie Bedienerhandbuch Seite 22

Werbung

SPS–Konfiguration
Wort(e)
Bit(s)
RS–232C–Schnittstelleneinstellungen
Die folgenden Einstellungen sind nach der Übertragung zur SPS wirksam.
Ist der Kommunikationsschalter der CPM2A CPU–Baugruppe eingeschaltet, wird die Kommunikation über die
RS–232C–Schnittstelle der CPM2A durch die Vorgabeeinstellungen (alle 0), ohne Rücksicht auf die Einstellungen in DM
6645 bis DM 6649, bestimmt.
Ist Schalter 1 des DIP–Schalters der CPM2C CPU–Baugruppe eingeschaltet, wird die Kommunikation über die
RS–232C–Schnittstelle der CPM2C durch die Vorgabeeinstellungen (alle 0), ohne Rücksicht auf die Einstellungen in DM
6645 bis DM 6649, bestimmt.
DM 6645
00 bis 03
04 bis 07
08 bis 11
12 bis 15
DM 6646
00 bis 07
08 bis 15
DM 6647
00 bis 15
Schnittstelleneinstellungen
0: Standard (1 Startbit, 7 Datenbits, gerade Parität, 2 Stopbits, 9.600 b/sek.), Host–
Link–Baugruppennummer 0
1: Einstellungen in DM 6646
(Andere Einstellungen verursachen einen geringfügigen Fehler und AR 1302 wird
auf EIN gesetzt)
CTS–Handshake–Einstellungen
0: CTS–Handshake deaktiviert; 1: CTS–Handshake aktiviert
(Andere Einstellungen verursachen einen geringfügigen Fehler und AR 1302 wird
auf EIN gesetzt)
Link–Worte für 1:1 Data–Link
0: LR 00 bis LR 15 (andere Einstellungen sind unwirksam)
Kommunikationsmodus
0: Host–Link
1: Ohne Protokoll (RS–232C);
2: 1:1–PC–Link (Slave)
3: 1:1–PC–Link (Master)
4: NT–Link
(Andere Einstellungen verursachen einen geringfügigen Fehler und AR 1302 wird
auf EIN gesetzt)
Baudrate
00: 1.200 b/sek.; 01: 2.400 b/sek.; 02: 4.800 b/sek.; 03: 9.600 b/sek.; 04: 19.200
b/sek.
Rahmenformat
Startbit
Datenbits
00:
1 Bit
7 Bits
01:
1 Bit
7 Bits
02:
1 Bit
7 Bits
03:
1 Bit
7 Bits
04:
1 Bit
7 Bits
05:
1 Bit
7 Bits
06:
1 Bit
8 Bits
07:
1 Bit
8 Bits
08:
1 Bit
8 Bits
09:
1 Bit
8 Bits
10:
1 Bit
8 Bits
11:
1 Bit
8 Bits
(Alle anderen Einstellungen spezifizieren Standardeinstellungen (1 Startbit, 7 Da-
tenbits; gerade Parität, 2 Stopbits, 9.600 b/sek.), verursachen einen geringfügigen
Fehler und aktivieren AR 1302.)
Übertragungsverzögerung (0000 bis 9999 BCD stellt eine Verzögerung von 0 bis
99.990 ms. ein)
(Alle anderen Einstellungen spezifizieren eine Verzögerung von 0 ms, verursachen
einen geringfügigen Fehler und aktivieren AR 1302.)
Funktion
Startbits
Parität
1 Bit
Gerade
1 Bit
Ungerade
1 Bit
Keine
2 Bits
Gerade
2 Bits
Ungerade
2 Bits
Keine
1 Bit
Gerade
1 Bit
Ungerade
1 Bit
Keine
2 Bits
Gerade
2 Bits
Ungerade
2 Bits
Keine
Abschnitt
1-1
Seite
208
208
208
11

Werbung

loading