Herunterladen Inhalt Inhalt Diese Seite drucken

Hitachi CL32W30TAN Wartungshandbuch Seite 196

Inhaltsverzeichnis

Werbung

Verfügbare Sprachen

Verfügbare Sprachen

Das Video-Bild kann im AV-Chip ggf. auf die Hälfte oder ein Viertel seiner Größe heruntergesetzt werden mit geeigneter
Interpolations-Filterung, um künstliche Schäden so weit wie möglich zu entfernen.
32Mb SDRAM bei 81MHz bauen das Bildschirm-Bild auf und speichern es, damit die Daten-Ausgabe mit der korrekten Feld-
Geschwindigkeit zum Video-Encoder geschickt wird. Der 81MHz Taktgeber wird von 'x3' PLL mit Hilfe von C114, C115, R107 im
AV-Chip erzeugt. Da die PLL sehr empfindlich ist für Fremdsignale, leisten L100, C116, C125 die Entkopplung der lokalen
Stromversorgung, und der lokale Erdbereich wird durch R113 isoliert.
Der SDRAM Regler ist ein dedizierter Abschnitt des AV-Chips. Die Chip-Auswahl, RAS, CAS, Daten und Adressleitungen werden
synchron mit dem 81MHz Taktgeber für die 2 integrierten Speicher-Schaltkreise erzeugt.
Der Signal-Bus, der die Video-Daten zum Video-Encoder trägt, enthält:
8 Bit breite Video-Abtastungen
Bildschirmanzeige- (OSD) Signal
Horizontale und vertikale Synchronisierung
Die Video-Abtastungen sind im 4:2:2 Format synchron mit dem 27MHz Haupt-Taktgeber, was eine Luminanz-(Y)Abtastungs-
Geschwindigkeit von 13,5MHz und eine Geschwindigkeit von 6,75MHz für die U und V Chrominanz-Komponenten ergibt. Das OSD
Signal wird vom AV-Chip erzeugt und gibt die Anwesenheit einer Grafik auf dem Bildschirm an, dies wird gegenwärtig nicht genutzt.
Die horizontalen und vertikalen Synchronisiersignale werden vom Video-Encoder erzeugt, und der integrierte AV Decoder
Schaltkreis wird im untergeordneten Betrieb gesteuert, beide sind negative Synchronisiersignale. Die Information für die Anzeige
wird vom AV-Chip in einem Zwischenzeilen-Format strukturiert, das für ein normales 5 Felder/Sekunde Fernsehbild optimiert ist.
Der Audio-Überabtastungs-Taktgeber wird vom integrierten Audio PLL Schaltkreis (IC220) erzeugt und in die ACLK_32, ACLK_48
und ACLK_441 Stifte des AV-Chips gespeist. Damit wird die Dekodierung und die Anzeige der Audio-Daten an den Audio Digital-
Analog-Wandler snychronisiert.
Die Audio-Daten-Signale werden vom AV-Chip in der Form serieller PCM ausgegeben, der Bus umfasst:
Serielle Daten – sequenzielle linke und rechte Kanäle (ASDATA)
Taktgeber für Links/Rechts-Abtastungs-Synchronisierung (LRCLK)
Abtastungs-Geschwindigkeits-Taktgeber (BCLK)
Haupt-Überabtastungs-Taktgeber (A_CLK)
Diese Signale werden zum Audio Digital-Analog-Wandler weitergeleitet (siehe unten).
VIDEO ENCODER
Der verwendete integrierte Schaltkreis (IC500) ist ein Analog-Gerät Typ ADV7170A, das Makrovisions-Fähigkeit umfasst. Er kann
entweder PAL- oder NTSC-Video mit VBI Teletext, geschlossene Bildunterschrift (NTSC Einrichtung) und die Einfügung von
Breitwandraumton (WSS) erzeugen. In dieser Anwendung verwenden wir den Chip in der PAL-Betriebsart, und wir benutzen die
WSS-Möglichkeit auf Abtast-Leitung 23, um Fernsehern, die darauf reagieren (einschl. des Fernsehbild-Abschnitts der D8 Serien
Empfänger), die Möglichkeit zu geben, automatisch die optimale Bildgröße einzustellen, abhängig von der übertragenen AFD (Aktiv-
Format-Deskriptor) Information.
195

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis