Herunterladen Inhalt Inhalt Diese Seite drucken

Hitachi CL32W30TAN Wartungshandbuch Seite 125

Inhaltsverzeichnis

Werbung

Verfügbare Sprachen

Verfügbare Sprachen

Point de test
Nom Réseau
TP226
CLK_27_6
TP225
CLK_27_7
TP224
CLK_27_8
TP223
CLK_27_9
TP1067
PDATA_DIR
TP218
MCLK_54
TP1061
MCLK_54_CPU
TP1137
TCK_CPU
TP1141
TCK_CPU
TP264
TDI_CI_DRAMC_LLC
TP265
TMS_CI_DRAMC_LLC
TP266
TDO_CI_DRAMC_LLC
TP267
TCK_CI_DRAMC_LLC
TP268
TRST_LLC
TP215
TDI_CPU
TP214
TDO_CPU
TP213
TMS_CPU
TP212
TCK_CPU
TP211
TRST_CPU
TP234
MPEG_TO_USER_IPL_B
TP235
USER_TO_MPEG_IPL
TP220
18M_CLOCK_RESET
TP201
/CI_RESET
TP203
/1EEE1394_RESET
TP219
/OFFHOOK
TP249
/PALENC_AV_RESET
TP248
NVM_WP#
TP995
22KHZ_EN
TP216
TS/NPES
TP1105
ROM_SIZE
TP233
/TS
TP1152
GNDD
TP1041
USER_RESET
TP221
/RESET
TP244
MPEG_RESET
TP1097
USER_RESET
TP217
/USER_RESET_B
TP1113
SC_DET_B
TP1104
SC0_C4
TP1103
SC_RST0
TP1075
SC_DETECT0
TP1081
SC_CLK0
TP1102
SC0_C8
TP1037
/CS_EPROM
TP1052
/OE_ROM
TP1151
GNDD
TP227
RY/NBY1
TP228
RY/NBY0
TP1100
/CS_FLASH0
TP1048
/CS_FLASH1
TP232
SC1_I/O
TP250
/CS_008
TP251
/BREQ
TP252
/BGACK
TP253
/INT_CI1
TP255
/INT_1EEE1394
TP258
/INT_CI2
TP259
/INT_DRAMC
TP260
/DMACK
TP261
/RESET
TP1156
ACLK
TP1150
/DMREQ
TP231
/CS0
TP1106
/CS1
TP204
/STROBE
TP210
/AUTOFD
Fonction
Sortie 6 horloge oscillateur 27MHz
Sortie 7 horloge oscillateur 27MHz
Sortie 8 horloge oscillateur 27MHz
Sortie horloge oscillateur 27MHz vers PLL UC
Contrôle pour bus données parallèles
Sortie horloge 54MHz après résistance
Sortie horloge 54MHz direct sur CI
Horloge JTAG vers UC
Horloge JTAG vers UC
Entrée donnée JTAG vers DRAM
Configuration mode test JTAG pour contrôleur DRAM / puce LLC IEEE1394
Sortie données JTAG
Entrée horloge JTAG
Entrée remise à zéro JTAG
Entrée donnée JTAG vers UC
Sortie donnée JTAG vers UC
Configuration mode test JTAG pour UC
Horloge JTAG vers UC
Remise à zéro JTAG vers UC
Liaison de données MPEG à interprocesseur utilisateur
Liaison de données utilisateur à interprocesseur MPEG
Remise à zéro horloge 18MHz
/CI_RESET
/1EEE1394_RESET
Détection non décroché
Remise à zéro codeur PAL
Protection d'écriture NVM
Broche activation 27MHz
Sélection train de transport
ROM_SIZE
Sélection train élémentaire de paquet
Masse numérique
USER_RESET (de PLL)
Remise à zéro non MPEG
MPEG_RESET
commande de base pour remise à zéro utilisateur (de IPL)
Remise à zéro non utilisateur (de IPL)
Détection carte à mémoire B
Sortie 4 carte à mémoire
Remise à zéro carte à mémoire
Détection carte à mémoire O
Sortie horloge carte à mémoire
Sortie 8 carte à mémoire
EPROM non sélection de circuit
Activation sortie non ROM
Masse numérique
Flash 1 prête / non occupée
Flash 0 prête / non occupée
Sélection non circuit flash 0
Sélection non circuit flash 1
Entrée/sortie 1 carte à mémoire
Non sélection de circuit 008
Demande de bus
Accusé d'accord de bus
Interruption interface commune 1
Interruption IEEE1394
Interruption interface commune 2
Interruption contrôleur DRAM
Accusé de réception DMA
Non remise à zéro
Horloge de suréchantillonnage
Demande DMA
Non sélection de circuit 0
Non sélection de circuit 1
Echantillon données IEEE1284/IEEE1394
Commande à usage général IEEE1284
124

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis