Herunterladen Inhalt Inhalt Diese Seite drucken

Hitachi CL32W30TAN Wartungshandbuch Seite 120

Inhaltsverzeichnis

Werbung

Verfügbare Sprachen

Verfügbare Sprachen

L'image vidéo peut être réduite soit de moitié, soit à un quart de sa taille dans la puce AV si nécessaire, avec un filtrage
d'interpolation approprié pour éliminer autant que possible les produits ouvrés.
32Mo de SDRAM fonctionnant à 81MHz sont utilisés pour construire et stocker l'image de l'écran afin de transmettre les données
au codeur vidéo à la fréquence de trame correcte. L'horloge 81MHz est générée dans la puce AV par un PLL 'x3', utilisant C114,
C115, R107. Etant donné que la PLL est très sensible à tous signaux parasite, le découplage de l'alimentation locale est assuré par
L100, C116, C125 et la zone de masse locale est isolée par R113.
Le contrôleur de SDRAM est une section spéciale de la puce AV. Les lignes de sélection de circuit, RAS, CAS, données et adresse
sont produite de manière synchrone à l'horloge 81MHz pour les deux CI de mémoire.
Le bus de signal transmettant les données vidéo au codeur vidéo contient :
échantillons vidéo de 8 bits de large
Signal OSD
Synchro horizontale et verticale
Les échantillons vidéo sont du format 4:2:2 et synchrones par rapport à l'horloge principale 27MHx, donnant un taux
d'échantillonnage luma (Y) de 13,5MHz et un taux de 6,75MHz pour les composants chroma U et V. Le signal OSD est produit par
la puce AV pour indiquer la présence de graphismes d'écran. Ceci n'est pas actuellement utilisé. Les signaux de synchronisation
horizontale et verticale sont produits par le codeur vidéo, et le CI décodeur AV est piloté en mode asservi, ce sont tous les deux des
signaux de synchro négatifs. Les informations pour l'affichage sont structurées par la puce AV dans un format entrelacé optimisé
pour un affichage TV normal de 5 trames/s.
L'horloge de suréchantillonnage audio est générée par le CI PLL audio (IC220) et transmise aux broches ACLK_32, ACLK_48 et
ACLK_441 de la puce AV. Elle est utilisée pour synchroniser le décodage et la lecture des données audio du CNA audio.
Les signaux de données audio sortent de la puce AV sous forme de PCM série, le bus comprend :
Données série - canaux séquentiels gauche et droit (ASDATA)
Horloge de synchronisation d'échantillon gauche/droit (LRCLK)
Horloge de taux d'échantillonnage (BCLK)
Horloge de référence de suréchantillonnage (A_CLK)
Ces signaux sont envoyés au CNA audio (voir plus loin).
Architecture de la section AV
119

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis