Herunterladen Inhalt Inhalt Diese Seite drucken

Hitachi CL32W30TAN Wartungshandbuch Seite 105

Inhaltsverzeichnis

Werbung

Verfügbare Sprachen

Verfügbare Sprachen

pour le FEC. Le CI fournit aussi des informations sur la qualité du signal qui sont lues sur les registres de puce par le bus I2C dans
une forme utilisée pour les menus de l'utilisateur et pour l'entretien et les essais.
ETAGE DE TAMPON D'HORLOGE 54MHZ
Il n'est requis que lorsque des puces L64780 version A sont utilisées, sa fonction est de corriger le niveau de commande d'horloge
54MHz au FEC. Lorsque des puces L64780 version B (et plus) sont utilisées, l'étage est contourné par R846. L'étage est constitué
de IC817, C775, C776, R820 dans un mode d'auto-polarisation avec provision de polarisation d'entrée par R793, R794.
CI DE CORRECTION D'ERREURS SANS VOIE DE RETOUR (FEC) (IC802/L64724)
Le CI FEC est utilisé en mode de commande série avec les communications via le bus I2C générées par l'UC MPEG. Le port de
données est utilisé à la fois pour les lignes d'horloge et de données I2C, et pour définir l'adresse du circuit, qui est définie pendant
l'initialisation, dans ce cas le mode de commande série est sélectionner en bloquant la broche 'HOSTMODE' au niveau bas. R891,
R892 sont les résistances de protection de l'I2C série et C777, C778 sont ajoutés pour corriger la synchronisation du bus I2C pour
cette puce.
L'horloge de référence de la puce est le signal 54,864MHz produit par le CI CODFM.
L'entrée de données du CI COFDM est dans le format I/Q par l'intermédiaire des résistances de liaison R848, R851, R852, R853,
R854, R855.
Les fonctions du CI FEC (Correction d'erreurs sans voie de retour) sont les suivantes :
Décodage en quadrature des données
Elimination des codes de convolution intérieur et extérieur
Décodage de Viterbi
Elimination du désembrouillage (utilisé pour assurer un signal de données approximativement équilibré)
Décodage du code de durée d'exécution Read-Solomon
Dérivation des informations des statistiques d'erreur du signal
Les informations telles que le taux d'erreur sur les bits (BER), utilisées intérieurement par l'UC et pour produire les informations de
qualité de signal pour l'utilisateur, sont obtenues du CI FEC sur le bus I2C.
Le signal de train de transport produit par le CI FEC contient les données à traiter, démultiplexées et décodées par les puces de
l'Interface Commune et l'ensemble de puces MPEG sur la carte MPEG.
Sur PL807, ce bus transporte les signaux suivants vers la carte MPEG :
données parallèles de 8 bits de large
Données valides
Bit de synchronisation de début de paquet
Horloge de débit binaire
Des résistances sont prévues en option pour relier soit le début de paquet soit les signaux d'erreur au FEC , mais dans cette
application l'Interface Commune (à laquelle le train de transport est relié) nécessite le début de paquet. Pour cela, R878 doit être
installée, et R877 omise.
NVM
Des positions pour deux puces NVM sont prévues, elles peuvent accepter des composants style Atmel de 128 ko et de 256 ko.
Actuellement, une seule puce de 256 ko est normalement installée (IC805) avec ses composants associés C869, C893, R897 et
R898. Une ligne de commande de 'protection d'écriture' est prévue sur l'UC qui désactive toutes opérations d'écriture erronées.
PORT DE COMMUNICATIONS SÉRIE RS232
Cette puce assure la conversion TTL au niveau bipolaire de la liaison de communications série asynchrone. Elle est constituée du
CI AD202 (IC807) et de ses condensateurs de chaîne/réservoir (C894, C895, C896, C897). La puce est alimentée à partir de
l'alimentation 5V et le découplage local est constitué de C898, C899.
La liaison au processeur MPEG est au niveau TTL avec les signaux RX, TX, CTS, RTS. La connexion aux périphériques externes
est assurée par un prise femelle type D à 9 broches aux niveaux standard. Etant donné que le périphérique UART de l'UC est
configuré pour utiliser un contrôle de flux matériel, le CTS est mis au niveau haut sur le côté sortie de R792 afin de permettre aux
données de passer librement lorsqu'aucun colloque n'est prévu.
SECTION DE MODEM V22BIS
Le circuit de modem est constitué d'un contrôleur, d'une pompe de données et d'un dispositif d'accès au réseau (DAA)
Le DAA fournit une interface complète entre la pompe de données et une ligne téléphonique. Toutes les fonctions sont intégrées
dans un seul module hybride qui fournit l'isolement haute tension.
Lorsque la commande de boucle est au 0 logique, une terminaison de ligne active est appliquée au fil T et fil R, en quel point
l'équipement peut être considéré décroché et le courant de la boucle CC sera bas. Ceci est utilisé pour saisir la ligne pour un appel
sortant, ou, s'il est appliqué et déconnecté à la cadence requise, il peut être utilisé pour produire les impulsions décimales. Le
récepteur n'est pas conçu pour répondre à des appels entrants.
Lorsque décroché, le DAA convertit l'entrée équilibrée 2 fils présentée par la ligne en un signal référencé par rapport à la masse à
VX. De même, le matériel convertit l'entrée de signal référencé par rapport à la masse à VR en un signal équilibré 2 fils sur Fil T et
Fil R.
La broche de boucle fournit une tension qui est proportionnelle à la tension sur Fil T et Fil R. Elle peut être utilisée avec des circuits
externes pour détecter un téléphone parallèle devenant décroché, et la présence d'une tension de sonnerie.
104

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis