Herunterladen Inhalt Inhalt Diese Seite drucken

JÄGER ADwin-Pro I System- Und Hardware-Beschreibung Seite 118

Inhaltsverzeichnis

Werbung

Pro I: Digital-IO- und Zählermodule
Pro-CNT-PW4-I Rev. A
Programmierung
114
Eingang PW1
Eingang PW2
Eingang PW3
Eingang PW4
Abb. 215 –
Pro-CNT-PW4-I Rev.
19CNTII1
74LS19
74LS19
HCPL-2631
74LS19
Sub-D-
Pin-Nr.:
19/37
18/36
17/35
74LS19
74LS19
HCPL-2631
74LS19
Sub-D-
Pin-Nr.:
11/29
10/28
9/27
74LS19
OCX
Sub-D-Pin-Nr.:
20/1
Abb. 216 –
Pro-CNT-PW4-I Rev.
Zähler
Zählerbreite
Eventeingang
Referenztakt
Eingangsstrom
Eingangs-Spannungsbereich
(über Jumper wählbar)
Schaltschwelle 0 (low)
Schaltschwelle 1 (high)
Vorwiderstand
Spannungsfestigkeit
negative Spannung
Schaltzeit
Isolation
Steckerverbindung
Abb. 217 –
Mit folgenden Befehlen wird das Modul programmiert:
Zähler ansteuern Cnt_Clear, Cnt_Latch, Cnt_Read32, Cnt_ReadLatch32
Zähler konfigurie-
Cnt_Enable
ren
E v e n t - E i n g a n g
EventEnable
freigeben
LED ansteuern
CheckLED, SetLED
Synchronisieren
SyncAll, SyncEnable, SyncStat
fallende Flanke
Latch 1
Latch 2
Latch 3
Latch 4
A: Zuordnung der Latch-Zwischenspeicher
19CNT01
74LS19
HCPL-2631
HCPL-2631
HCPL-2631
FPGA
FPGA
16/34
15/33
14/32
13/31
12/30
74LS19
74LS19
HCPL-2631
HCPL-2631
HCPL-2631
8/26
7/25
6/24
5/23
4/22
FPGA
FPGA
HCPL-2631
ON
1 2 3 4 5 6 7 8
A0 A1 A2 A3 A4 A5 A6 A7
A: Platine und Frontplatte
4 Impulsweitenzähler
32 Bit
1
5MHz
typ. 7mA / max. 15mA
0...5V
0 ... 0,8V
4,5 ... 5V
560 Ω
8V
-5V für alle Bereiche
200ns
42V Kanal zu Kanal / Kanal zu Masse
37-pol. D-Sub-Buchse
Pro-CNT-PW4-I Rev.
ADwin-Pro Hardware, Handbuch April 2015
ADwin
steigende Flanke
Latch 5
Latch 6
Latch 7
Latch 8
CNT-PW4-I
COUNTER
0 ... 12V
0...24V
0 ... 1,6V
0 ... 3,2V
10 ... 12V
20 ... 24V
2kΩ
4,3kΩ
16V
30V
A: Spezifikation
INPUT

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis