- /RFSH (A)
Zeigt den angeschlossenen Speichereinheiten in Verbindung mit
/MREQ, daß auf dem Adreßbus eine Refresh-Information verfüg-
bar ist. Diese Refresh-Information besteht aus einer 7-Bit-
Adresse (A0 bis A6), die festlegt, welche Speicherzellen in
den dynamischen Speichern; aufgefrischt werden sollen. Das
Adreßbit 7 kann durch den Programmierer gesetzt oder rückge-
setzt werden und ist Bestandteil der Refresh-Information. Auf
dem höherwertigen Teil des Adreßbusses wird der Inhalt des I-
Registers ausgesandt.
- /HALT (A)
Wird von der CPU ausgesandt, wenn der soeben gelesene Befehl
den Operationskode 76H hatte. Die Abarbeitung wird unter-
brochen, der Befehlszähler zeigt auf den nächsten Befehl. Die
Refresh-Steuerung wird aufrechterhalten, eine Fortsetzung der
CPU-Arbeit ist nur nach Reset oder Interrupt möglich.
- /WAIT (E)
Wird von der CPU zu bestimmten Zeiten abgetastet. Ist dieses
Signal Low, wird die Arbeit der CPU angehalten, die Informa-
tionen auf dem Systembus bleiben erhalten. Anwendung findet
dieses Signal vor allem bei der Anpassung der Verarbeitungs-
geschwindigkeit von langsamen Funktionseinheiten, indem die
Arbeitsgeschwindigkeit der CPU durch solche WAIT-Zyklen der
entsprechenden Funktionseinheit angepaßt wird. Während des
WAIT-Zustandes findet kein Refresh-Zyklus statt.
- /INT (E)
Wird von der CPU am Ende eines Befehls abgetastet und signa-
lisiert, daß eine angeschlossene Funktionseinheit das gerade
abzuarbeitende Programm unterbrechen möchte, damit von der
CPU
die
Ursache
bearbeitet werden kann. Die Ursachen dieser Unterbrechung
können
ein
Interface-Baustein sein oder eine Ereignismeldung aus einem
zu überwachenden Prozeß. Die Funktionseinheiten sind unter-
einander
über
verbunden, um die jeweils wichtigste Unterbrechung vorrangig
zu
behandeln.
Unterbrechung sperren, um z. B. bestimmte Programmabschnitte
störungsfrei abzuarbeiten.
Nach
Freigabe
eventuell gespeicherte Unterbrechung ausgewertet.
- /NMI (E)
Dieser Eingang stellt äquivalent zum INT-Signal eine Unter-
brechungsmöglichkeit der laufenden CPU-Arbeit dar.
dieser
notwendiger
Datentransport
eine
sogenannte
Die
CPU
kann
des
Unterbrechungseinganges
Unterbrechung
Prioritätskette
ihrerseits
21
analysiert
zwischen
CPU
miteinander
die
Annahme
wird
die
und
und
einer
dort