Herunterladen Inhalt Inhalt Diese Seite drucken

10 Speicherbeschreibung; Speicheraufteilung Des Ertec 200; Tabelle 33: Aufteilung Der Speicherbereiche - Siemens ERTEC 200 Handbuch

Enhanced real-time ethernet controller
Inhaltsverzeichnis

Werbung

10 Speicherbeschreibung

In diesem Kapitel werden die Speicherbereiche aller integrierter Funktionsgruppen detailliert beschrieben.

10.1 Speicheraufteilung des ERTEC 200

In der folgenden Tabelle sind die AHB-Master mit ihren Zugriffsmöglichkeiten auf die verschiedenen
Speicherbereiche aufgelistet.
Start- und
Seg.
Endadresse
0000 0000
0
0FFF FFFF
1000 0000
1
1FFF FFFF
2000 0000
2
2FFF FFFF
3000 0000
3
3FFF FFFF
4000 0000
4
4FFF FFFF
5000 0000
5
5FFF FFFF
6000 0000
6
6FFF FFFF
7000 0000
7
7FFF FFFF
8000 0000
8
8FFF FFFF
9000 0000
9 - 15
FFFF FFFF

Tabelle 33: Aufteilung der Speicherbereiche

Das D-TCM mit einer Größe von max. 4kByte kann auf einen beliebigen alignten Adressbereich eingeblendet
werden. Der ARM946E-S greift dann unter diesem Adressbereich in das D-TCM und nicht auf den AHB-Bus.
Auch der locked I-Cache von 2/4/6 kByte kann auf einen beliebigen alignten Adressbereich eingeblendet werden.
Auf beide Adressbereiche hat nur der ARM946E-S Zugriffsmöglichkeiten.
IRT-Zugriffe auf das eigenen KRAM gehen nicht über den AHB-Bus. Diese Zugriffe sind im IRT-Switch-Controller
realisiert. Der KRAM ist ab dem Speicherbereich 0x1010_0000 ansprechbar. Ein Zugriff in den nicht erlaubten
Registerbereich wird durch eine IRT interne Fehlersignalisierung und nicht durch einen AHB-QVZ-Error erkannt.
Copyright © Siemens AG 2010. All rights reserved.
Änderungen vorbehalten
Funktionsbereich
Funktionsbereich
für ARM9
Boot ROM(0-8kB)
EMIF-SDRAM
Boot ROM(0-8kB)
(0-128MB)
EMIF-Memory
(0-64MB)
EMIF-Memory
D-TCM(4kB)
locked I-Cache
(2/4/6kB)
IRT-Switch-
Controller
EMIF (SDRAM)
EMIF (SDRAM)
EMIF
( Area: Bank 0-3)
( Area: Bank 0-3)
alle APB-
Interfaces incl.
Boot-ROM
ARM-ICU
Not used
EMIF-Register
DMA
Not used
Funktionsbereich
für IRTE
Boot ROM(0-8kB)
EMIF-SDRAM
EMIF-SDRAM
(0-128MB)
(0-128MB)
EMIF-Memory
(0-64MB)
(0-64MB)
IRT-Switch-
IRT-Switch-
Controller
Controller
EMIF (SDRAM)
EMIF
( Area: Bank 0-3)
alle APB-
Not used
Interfaces incl.
Boot-ROM
Not used
Not used
Not used
Not used
Not used
EMIF-Register
Not used
Not used
Not used
Not used
90
Funktionsbereich
für LBU
für DMA
Boot ROM(0-8kB)
EMIF-SDRAM
(0-128MB)
EMIF-Memory
(0-64MB)
Not used
EMIF (SDRAM)
EMIF
EMIF
( Area: Bank 0-3)
alle APB-
Interfaces incl.
Boot-ROM
Not used
Not used
Not used
Not used
Not used
ERTEC 200 Handbuch
Version 1.1.2

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis