Herunterladen Inhalt Inhalt Diese Seite drucken

Lbu, Mii-Interface Oder Etm-Trace-Interface; Funktion - Siemens ERTEC 200 Handbuch

Enhanced real-time ethernet controller
Inhaltsverzeichnis

Werbung

Nr.
Signalname
109
WR_N
110
RD_N
111
CS_PER0_N
112
CS_PER1_N
113
CS_PER2_N
114
CS_PER3_N
115
BE0_DQM0_N
116
BE1_DQM1_N
117
BE2_DQM2_N
118
BE3_DQM3_N
119
RDY_PER_N
120
CLK_SDRAM
121
CS_SDRAM_N
122
RAS_SDRAM_N
123
CAS_SDRAM_N
124
WE_SDRAM_N
1.5.7

LBU, MII-Interface oder ETM-Trace-Interface

Nr.

Funktion 1

Funktion 2
LBU
PHY-Debug
GPIO[44:32]
Config
Config
(6,5,2)=xx0b
(6,5,2)=011b
125
LBU_A0
RXD_P10
126
LBU_A1
RXD_P11
127
LBU_A2
RXD_P12
128
LBU_A3
RXD_P13
129
LBU_A4
CRS_P1
130
LBU_A5
RX_ER_P1
131
LBU_A6
RX_DV_P1
132
LBU_A7
COL_P1
133
LBU_A8
RXD_P20
134
LBU_A9
RXD_P21
135
LBU_A10
RXD_P22
136
LBU_A11
RXD_P23
137
LBU_A12
CRS_P2
138
LBU_A13
RX_ER_P2
139
LBU_A14
RX_DV_P2
140
LBU_A15
COL_P2
Copyright © Siemens AG 2010. All rights reserved.
Änderungen vorbehalten
Alternative
Reset-Funktion
(Reset)
EMIF (External Memory Interface)
Funktion 3
ETM-Trace
u.
u.
GPIO[44:32]
Config
(6,5,2)=101b
LBU / MII-Interface/ ETM-Trace-Interface
ETMEXTOUT
ETMEXTIN1
TRACEPKT7
TRACEPKT6
TRACEPKT5
TRACEPKT4
TRACEPKT3
TRACEPKT2
TRACEPKT1
TRACEPKT0
TRACESYNC
PIPESTA2
PIPESTA1
PIPESTA0
IO
Pull-
PIN-
Nr.
O (O)
A4
O (O)
B5
O (O)
D5
O (O)
A5
O (O)
A6
O (O)
B6
O (O)
N4
O (O)
V1
O (O)
J4
O (O)
P5
I (I)
up
D7
B (O)
M1
O (O)
L1
O (O)
M5
O (O)
L2
O (O)
M4
Funktion 4
IO
(Reset
Siehe
Reserviert
Config
[6,5,2])
[6,5,2]=111b
I/O/O/I
(ETM : I)
I/O/I/I
(ETM : I)
I/O/O/I
(ETM : I)
I/O/O/I
(ETM : I)
I/O/O/I
(ETM : I)
I/O/O/I
(ETM : I)
I/O/O/I
(ETM : I)
I/O/O/I
(ETM : I)
I/O/O/I
(ETM : I)
I/O/O/I
(ETM : I)
I/O/O/I
(ETM : I)
I/O/O/I
(ETM : I)
I/O/O/I
(ETM : I)
I/O/O/I
(ETM : I)
I/O/I/I
I/O/I/I
15
Bemerkung
Write Strobe
Read Strobe
Chip Select Bank 1 (ROM);
Bootbereich
Chip Select Bank 2
Chip Select Bank 3
Chip Select Bank 4
Byte Enable 0 für D(7:0)
Byte Enable 1 für D(15:8)
Byte Enable 2 für D(23:16)
Byte Enable 3 für D(31:24)
Ready Signal
Clock für SDRAM
Chip-Select für SDRAM
RAS für SDRAM
CAS für SDRAM
Write Enable für SDRAM
Pull
PIN-
Bemerkung
-
Nr.
up
AB3
LBU oder MII oder ETM
up
AA4
LBU oder MII oder ETM
up
AA5
LBU oder MII oder ETM
up
AB5
LBU oder MII oder ETM
up
AA6
LBU oder MII oder ETM
up
AB6
LBU oder MII oder ETM
up
AA7
LBU oder MII oder ETM
up
AB7
LBU oder MII oder ETM
up
AA8
LBU oder MII oder ETM
up
AB8
LBU oder MII oder ETM
up
AA9
LBU oder MII oder ETM
up
AA10
LBU oder MII oder ETM
up
AB10
LBU oder MII oder ETM
up
AA11
LBU oder MII oder ETM
up
AB11
LBU oder MII
up
W11
LBU oder MII
ERTEC 200 Handbuch
Version 1.1.2

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis