Herunterladen Inhalt Inhalt Diese Seite drucken

Tektronix TDS2000C Benutzerhandbuch Seite 138

Inhaltsverzeichnis

Werbung

Anhang A: Spezifikationen
Tabelle 2: Eingangsspezifikationen (Fortsetzung)
Eigenschaft
Beschreibung
Maximale Eingangs-
An den Frontplatten-Anschlüssen, 300 V eff, Installationskategorie II; Leistungsminderung von 20 dB/Dekade über 100 kHz bis
spannung
13 V Spitze bei 3 MHz und höher.
Auf Grundlage von Sinus- oder DC-Eingangssignalen. Das maximal anzeigbare Signal bei DC-Kopplung ist ±50 V Offset ±5 V/Div.
bei 4 Skalenteilen oder 70 V. Die AC-Kopplung ermöglicht das Messen von Signalen bei einem Gleichspannungspegel bis zu 300 V.
Bei Nicht-Sinuskurven muss der Spitzenwert kleiner als 450 V sein. Eine Abweichung über 300 V sollte nicht länger als 100 ms
dauern und das Tastverhältnis ist auf < 44 % begrenzt. Der Effektivwert-Signalpegel muss auf 300 V begrenzt sein. Werden diese
Werte überschritten, kann das Gerät dadurch beschädigt werden.
DC-Gleichtaktunter-
CMRR ist das Verhältnis der erfassten Signalamplitude zur Amplitude des berechneten Differenzsignals, (Ch1–Ch2), (Ch2–Ch1),
drückungsverhältnis
(Ch3–Ch4) oder (Ch4–Ch3), wenn an jeden Kanal das gleiche Signal angelegt wird.
(CMRR), typisch
TDS1012C-EDU, TDS2012C, TDS2014C, TDS2022C, TDS2024C: 100:1 bei 60 Hz; Verringerung auf 10:1 mit 50-MHz-Sinussignal,
bei gleichen Einstellungen für Volts/Div. und Kopplung für jeden Kanal.
TDS1001C-EDU, TDS1002C-EDU, TDS2001C, TDS2002C, TDS2004C: 100:1 bei 60 Hz; Verringerung auf 20:1 mit einem
Sinussignal mit einer Frequenz, die der Hälfte der -3-dB-Bandbreite entspricht und bei gleichen Einstellungen für Volts/Div. und
Kopplung für jeden Kanal.
Das Verhältnis des Eingangssignalpegels eines Kanals zu dem aufgrund von Streukopplung auf einem anderen Kanal vorhandenen
Übersprechen
Pegels des identischen Signals.
(Kanaltrennung)
TDS1001C-EDU,
TDS2001C
>100:1 mit 20-MHz-
Sinussignal und gleichen
Einstellungen für Volts/Div.
für jeden Kanal
Tabelle 3: Vertikale Spezifikationen
Eigenschaft
Beschreibung
Anzahl der digitalisierten
8 Bits außer bei der Einstellung 2 mV/Div.
Bits
Die Bitanzahl in jedem Binärwort, die aus dem A/D-Wandeln jedes analogen Werts in einen digitalisierten Wert entsteht. (IEEE
1057, Abschnitt 2.2.1)
Vertikal angezeigt mit 25 Digitalisierungspegeln pro Skalenteil, dynamischer Bereich 10 Skalenteile.
Die Einstellung 2 mV/Div. entsteht durch digitale Multiplikation und die Auflösung wird verringert. Bei 100 verfügbaren Pegeln
beträgt die Auflösung >6,5 Bit.
Empfindlichkeits- bereich
2 mV/Div. bis 5 V/Div. bei einer 1-2-5-Folge mit 1fach eingestellter Tastkopfdämpfung
Vertikale Positionsbereiche
Die Positionsbereiche:
Einstellung Volts/Div.
2 mV/Div bis 200 mV/Div.
>200 mV/Div. bis 5 Volt/Div.
116
TDS1002C-EDU,
TDS1012C-EDU, TDS2012C,
TDS2002C, 2004C
2014C
>100:1 mit 30-MHz-
>100:1 mit 50-MHz-
Sinussignal und gleichen
Sinussignal und gleichen
Einstellungen für Volts/Div.
Einstellungen für Volts/Div.
für jeden Kanal
für jeden Kanal
Positionsbereich
±1,8 V
±45 V
TDS2000C und TDS1000C-EDU Benutzerhandbuch
TDS2022C, 2024C
>100:1 mit 100-MHz-
Sinussignal und gleichen
Einstellungen für Volts/Div.
für jeden Kanal

Quicklinks ausblenden:

Werbung

Inhaltsverzeichnis
loading

Diese Anleitung auch für:

Tds1000c-eduTds2000c serieTds1000c-edu serieTds2014c

Inhaltsverzeichnis