Herunterladen Inhalt Inhalt Diese Seite drucken

Circuito De Audio De Recepción - Motorola P100 Serie Servicehandbuch

Handfunkgeräte
Vorschau ausblenden Andere Handbücher für P100 Serie:
Inhaltsverzeichnis

Werbung

Verfügbare Sprachen
  • DE

Verfügbare Sprachen

  • DEUTSCH, seite 167
2-6
2.2.4
Circuito de audio de recepción
El circuito de audio de recepción está formado por el circuito integrado del procesador de audio, el
amplificador de audio, los altavoces y el sistema de subtonos.
Entrada
RXA1
de audio
(desde
Audio IN
circuito
(from IF IC)
integrado
pin 24
de IF)
El audio de recepción de U201 se envía al circuito integrado del procesador de audio. VR3 controla
el nivel de la señal desmodulada recibida desde -4,0 dB a +3,5 dB con pasos de 0,5 dB. El LPF de
recepción elimina los componentes de audio de alta frecuencia > 3 kHz. El HPF de transmisión/
recepción elimina los componentes de audio de baja frecuencia < 250 Hz. El desaleatorizador (si
está activado) invierte la distribución espectral de las señales de audio respecto a la frecuencia de
aleatorización. El de-énfasis (si está activado) restablece el componente de alta frecuencia de la
señal de audio que ha sido resaltada por el circuito de pre-énfasis del transceptor de transmisión. El
expansor (si está activado) expande la señal de audio con 0,5 dB para restablecer la señal original
comprimida por el transceptor de transmisión. VR4 amplifica el nivel de audio de transmisión con -
18,0 dB, con un rango de ajuste de -4,5 dB a +4,5 dB en pasos de 0,25 dB. El filtro de nivelación
(SMF) elimina los componentes de reloj y de alta frecuencia generados por el centro integrado de
aplicación específica (ASIC).
El LPF subacústico programable elimina totalmente el audio de voz de la señal de audio para
extraer el tono subacústico. VR5 regula el nivel de salida del tono subacústico extraído y lo envía a
un filtro de paso bajo (U105-A,B) con cuatro frecuencias de corte seleccionables. Por último, pasa
por un comparador (U105-C) para cuadrar la señal y enviarla a la unidad multiacopladora de antena
(MCU).
La señal de salida de audio del circuito integrado del procesador de audio se envía al conmutador
del control de volumen (SW/VOL1), que está controlado por el usuario, y el amplificador de audio
U601BTL lo amplifica con un nivel suficiente para controlar el altavoz externo o interno.
Circuito integrado del procesador de audio (AK2347)
HPF de
LPF de
transmisión
recepción
RX LPF
TX/RX HPF
/recepción
VR3
De -4 a
-4 to +3.5dB /
+3,5 dB/
0.5dB
0,5 dB
LPF
Sub audio
De -6 a
subacústico
Programmable
-6 to +6dB /
+6 dB/
programable
0,5 dB
LPF
0.5dB
VR5
pin 18
HPF
Sub audio
subacústico
U105-A,B
HPF
Compar
Compar
A CPU
ador
To CPU
(detec. de
ator
(tone detect)
tono)
U105-C
Figura 2-4. Diagrama de conjuntos del audio de recepción
Teoría de funcionamiento: Componentes principales
Audio Processor IC (AK2347)
Aleatorizador/
Scrambler /
De-
De-
Desaleator-
énfasis
Descrambler
izador
emphasis
U102
INT SPK.
INT SPK.
J601
EXT SPK.
EXT SPK.
Expan-
Expander
VR4
sor
De -18, -4,5 a
-18, -4.5 to + 4.5dB /
+ 4,5 dB/0,25 dB
0.25dB
Amp. de audio
Audio Amp.
ENTRADA-
IN-
SALIDA-
OUT-
ENTRADA+
IN+
OUT+
SVR
U601
SALIDA+
Control de
Audio Mute
silenciamiento
control
de audio
SMF
pin 21
Vol1

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis