Herunterladen Inhalt Inhalt Diese Seite drucken

Microcontrolador - Motorola P100 Serie Servicehandbuch

Handfunkgeräte
Vorschau ausblenden Andere Handbücher für P100 Serie:
Inhaltsverzeichnis

Werbung

Verfügbare Sprachen
  • DE

Verfügbare Sprachen

  • DEUTSCH, seite 167
2-8
El audio de transmisión se introduce en el transceptor a través del MIC interno o externo. Este audio
de transmisión se filtra a través de un filtro de paso bajo de 4 kHz de orden 4 (U501-C y D) que evita
el ruido de distorsión del ASIC. El audio de transmisión se introduce en el circuito integrado del
procesador de audio que, a continuación, se envía a un amplificador interno (A1 de transmisión)
para ajustar la señal de audio. El HPF (VR1) controla el nivel de entrada de la señal de audio de
transmisión desde -6,0 dB a +4,5 dB en pasos de 1,5 dB. El compresor (si está activado) comprime
la amplitud de la señal de audio de transmisión con 0,5 dB. El circuito de pre-énfasis (si está
activado) resalta el componente de alta frecuencia de la señal de audio de transmisión para mejorar
la relación señal-ruido antes de la modulación. El filtro de paso alto compartido (HPF de transmisión/
recepción) elimina los componentes de baja frecuencia <250 Hz de la señal de audio de
transmisión. El limitador se utiliza para limitar la amplitud de la señal y elimina la desviación de
frecuencia durante la modulación. VR2 controla el nivel de salida desde -9,6 dB a +3,0 dB en pasos
de 0,2 dB. El alargamiento (LPF) elimina los componentes de alta frecuencia >3 kHz. El filtro de
nivelación (SMF) elimina los componentes de reloj y de alta frecuencia generados internamente por
el ASIC.
Respecto a los datos de subtonos de la CPU, DTA1 amplifica la señal, la envía a través de un LPF
subacústico programable para eliminar los componentes de la amplificación de DAT1 y, por último,
la señal se regula mediante VR5 desde -6,0 dB a + 6,0 dB en pasos de 0,5 dB. Los datos de
subtonos finales pasan por un LPF de orden 2 (U502-A) antes de que se mezclen con el audio de
transmisión para realizar la modulación.
UHF1 y UHF2 : El amplificador de la frecuencia de audio de transmisión (U502-C) amplifica la señal
de audio de transmisión procesada desde el circuito integrado del procesador de audio para
aumentar el rango de limitación y, a continuación, ajustarla a un nivel adecuado para realizar la
modulación con U508.
VHF : El circuito integrado del procesador de audio ajusta la señal de audio de transmisión a un
nivel adecuado para realizar la modulación con U508, una vez amplificada por el amplificador de la
frecuencia de audio de transmisión (U502-C) para aumentar el rango de limitación.
La señal de audio de transmisión final pasa por un filtro de paso bajo de 3 kHz de orden 6 (U501-A y
B) antes de enviarse al VCO para realizar la modulación.
Es necesario volver a ajustar la modulación de transmisión si se sustituye U508. Consulte
Nota:
el capítulo 5.5, Opciones de alineación del transmisor en la página 5-4.
La señal de salida de audio del circuito integrado del procesador de audio se envía al conmutador
del control de volumen (SW/VOL1), que está controlado por el usuario, y el amplificador de audio
U601BTL lo amplifica con un nivel suficiente para controlar el altavoz externo o interno.
2.2.6

Microcontrolador

El microprocesador, o CPU, incluye el microprocesador (U101), EEPROM y componentes de
soporte. El funcionamiento del transceptor está controlado por el software en la memoria ROM
Flash interna.
La información específica del cliente y los parámetros del transceptor se almacenan en la memoria
EEPROM externa (U104). Los pines 35 y 36 controlan los indicadores LED de la PCB secundaria. El
botón PTT (PB501) está vinculado a la CPU a través del pin 44. Los botones programables laterales
1 y 2 (PB502 y PB503) están vinculados a través de los pines 21 y 32 respectivamente.
El software de programación del cliente (CPS) se conecta al transceptor con un cable USB de
programación (PMDN4077_R) a través del puerto del micrófono (J601 pin 6) hasta los pines 34 y 33
(puerto PRG/CLONE_RX & PRG/ CLONE_TX). Se proporciona una señal de reloj de 7,3728 MHz
(X-in) a la CPU a través de FL101. La CPU utiliza un sistema divisor de tensión (R153 y R154) para
detectar el nivel de la batería.
Teoría de funcionamiento: Componentes principales

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis