Tabelle 82:
Bezeichnung
Prozessausga-
REG_WR_DATA
bedaten von
XN-1SSI
REG_RD_ADR
REG_WR
REG_WR_ADR
CLR_CMP2
EN_CMP2
CLR_CMP1
EN_CMP1
STOP
XI/ON: XN-GWBR-MODBUS-TCP 10/2011 MN05002009Z-DE www.eaton.com
Wert
Bedeutung
0...
Wert, der in das Register mit der Adresse REG_WR_ADR
32
(2
-1)
geschrieben werden soll.
0...63
Adresse des Registers, das gelesen werden soll. Die Nutz-
daten befinden sich bei erfolgreichem Lesen
(REG_RD_ABORT = 0) in REG_RD_DATA der Prozessein-
gabedaten (Bytes 4 – 7).
0
Grundzustand, d.h. es liegt keine Anforderung, den Inhalt des
Registers zur Adresse REG_WR_ADR mit REG_WR_DATA zu
überschreiben, an. Das Bit REG_WR_AKN wird ggf. zurück-
gesetzt (0).
1
Anforderung den Inhalt des Registers zur Adresse
REG_WR_ADR mit REG_WR_DATA zu überschreiben.
0...63
Adresse des Registers, das mit REG_WR_DATA beschrieben
werden soll.
0
Grundzustand, d.h. kein Rücksetzen von FLAG_CMP2 aktiv.
1
Rücksetzen von FLAG_CMP2 aktiv
0
Grundzustand, d.h. die Datenbits REL_CMP2, STS_CMP2
und FLAG_CMP2 haben immer den Wert 0, unabhängig vom
SSI-Geberwert.
1
Vergleich aktiv, d.h. die Datenbits REL_CMP2, STS_CMP2
und FLAG_CMP2 haben einen Wert abhängig vom
Vergleichsergebnis zum SSI-Geberwert.
0
Grundzustand, d.h. Rücksetzen von FLAG_CMP1 nicht aktiv.
1
Rücksetzen von FLAG_CMP1 aktiv.
0
Grundzustand, d.h. die Datenbits REL_CMP1, STS_CMP1
und FLAG_CMP1 haben immer den Wert 0, unabhängig vom
SSI-Geberwert.
1
Vergleich aktiv, d.h. die Datenbits REL_CMP1, STS_CMP1
und FLAG_CMP1 haben einen Wert abhängig vom
Vergleichsergebnis zum SSI-Geberwert.
0
Anforderung, den SSI-Geber zyklisch auszulesen
1
Anforderung, die Kommunikation mit dem Geber zu unterbre-
chen.
9.1 Datenabbild der Technologiemodule
9 Anhang
189