IBS PCI DDK UM
2-20
2.3.2
Aufteilung des SRAM im MPM
Das SRAM befindet sich im MPM ab der Adresse 0000
FFFF
.
hex
Bild 2-15
Aufteilung des SRAM
Die Beschreibung des MPM erfolgt in diesem Dokument allgemeingültig,
d. h. es werden Register und MPM-Funktionen eines vollständigen MPMs
mit vier Teilnehmern beschrieben.
Das MPM der IBS PCI-Anschaltbaugruppen ist nur für zwei Teilnehmer
(Nodes) ausgelegt:
Teilnehmer (Node) 0:
Teilnehmer (Node) 1:
Alle MPM-Register und -Bits in den Registern sind nur für die Node 0 und
1 vorhanden. Ein Zugriff auf die Register für die Teilnehmer 2 und 3 ist
ohne Auswirkungen.
Host-CPU (Anwendungsprogramm)
INTERBUS-Master (Firmware)
bis zur Adresse
hex
6189A