Lesezugriff
Schreibzugriff
6189A
Aufbau und Schnittstellen der INTERBUS-Anschaltbaugruppen
Bild 2-8
Aufbau des Reset_Control_Host-Registers bei einem
Lesezugriff
Während des Lesezugriffs zeigt das Datenbit D0 an, dass der Master sich
gerade im Selbsttest befindet und deshalb das MPM nicht freigeben kann.
Wird das Bit auf „0" gesetzt, ist der Master wieder betriebsbereit.
2.2.2.5
Status
Bild 2-9
Aufbau des Status-Registers bei einem Schreibzugriff
Durch Setzen des Sysfail-Bits wird dem MPM und dem INTERBUS-Master
mitgeteilt, dass im Host-System ein Fehler aufgetreten ist.
Nach dem Hochlauf ist dieses Bit gesetzt. Bei gesetztem Bit können keine
Ausgangsdaten auf dem Bus ausgegeben werden. Daher muss dieses Bit
durch die Treiber-Software zurückgesetzt werden.
2-13