Installationsreihenfolge für DRAM-DIMMs für Intel
Prozessor
Dieser Abschnitt enthält Informationen dazu, wie Sie DRAM-DIMMs ordnungsgemäß installieren, wenn das
System mit Intel
Xeon
®
®
Intel
Xeon
CPU Max Betriebssystem-Unterstützung
®
®
Intel
Xeon
CPU Max erfordert eine bestimmte Version der unterstützten Betriebssysteme. Stellen Sie
®
®
sicher, dass das Betriebssystem auf dem Server auf die designierte Version aktualisiert ist, damit die Intel
Xeon
CPU Max-Bereitstellung ordnungsgemäß erfolgen kann. Anweisungen zur BS-Implementierung finden
®
Sie unter
„Betriebssystem implementieren" auf Seite
In der folgenden Tabelle finden Sie Informationen zu den Versionsanforderungen für das Betriebssystem:
Tabelle 17. Intel
Xeon
CPU Max Betriebssystemunterstützung für SD650-I V3
®
®
Be-
Version
triebs-
sys-
tem
RHEL
8.6
SLES
15 SP4
Speicherbestückungsreihenfolge für Cache-Modus
Ein Intel
Xeon
CPU Max Prozessor enthält 64 GBHigh Bandwidth Memory (HBM). Das DRAM-Speicher-
®
®
zu-HBMVerhältnis muss 2:1 sein und bis zu 64:1 für jeden Prozessor in einem System.
Wenn SD650-I V3 mit Intel
Cache mode, d. h. das System betrachtet DRAM-DIMMs als Speicher und HBM als Cache für DRAM-
DIMMs.
In der folgenden Tabelle finden Sie die Cache mode-Speicherbelegungsreihenfolge.
Anmerkungen:
• SD650-I V3 unterstützt nur vollständig bestückte Prozessoren (zwei Prozessoren pro Knoten).
• Das Kombinieren von DIMMs unterschiedlicher Kapazität ist nicht zulässig. Alle installierten DIMMs
müssen identisch sein.
• Der Cachemodus kann im UEFI eingerichtet werden.
Tabelle 18. Speicherbestückungsreihenfolge für Cache-Modus
F steht für DIMM-Abdeckblende und D steht für DRAM-DIMM.
iMC
iMC1
Speicherkanal
1
0
DIMM-
Steckplatz-
1
2
nummer
CPU Max Prozessoren installiert ist.
Xeon
CPU Max Prozessor und DRAM-DIMMs installiert ist, entspricht dies dem
®
®
Prozessor 1
iMC0
iMC2
1
0
0
1
3
4
5
6
®
311.
iMC3
iMC3
0
1
1
0
7
8
9
10
11
.
Kapitel 5
Prozeduren beim Hardwareaustausch
Xeon
CPU Max
®
Prozessor 2
iMC2
iMC0
1
0
0
1
12
13
14
15
®
iMC1
0
1
16
45