5.2
Master Modul
CP-8050
5.2.1
[CP-8050_Oblique_View, 1, --_--]
5.2.1.1
Technische Daten
Prozessor und Speicher
Prozessor
Taktfrequenz
System/Core Takt
Interne Echtzeituhr und externe
Synchronisation
Genauigkeit Uhr-Takt
Freilaufgenauigkeit
Programmspeicher
Arbeitsspeicher
lokaler spannungsausfallsi-
cherer Speicher
wechselbarer spannungsaus-
fallsicherer Speicher
Max. Anzahl Datenpunkte
SICAM A8000 Serie, CP-8050, Handbuch
DC8-025-2, Ausgabe 06.2018
Altera Cyclon V SoC 5CSEB A4 Dual Core ARM Cortex A9 MPcore Processor
Core Clock: 800 MHz
System Clock: ca. 333 MHz
Quarz 50 Mhz, ± 50 ppm
•
wartungsfrei gepuffert 72h
•
automatische Sommer-/Winterzeitumstellung
•
externe Zeitsynchronisierung über:
–
digitales IRIG-B Signal
–
LAN/WAN (NTP)
–
IEEE 1588 (PTP)
–
serielle Kommunikation
Real Time Clock RTC ± 3.5 ppm (-40°C to +80°C), ± 2 ppm (0°C to 40°C)
12,6 ms/h
QSPI Flash 64 MB – Boot Flash
eMMC Flash 4 GB
DDR3 RAM 512 MB
NVRAM 256kBytes
SD-Karte bis 2 GB
400 000 (Summe der Prozessabbilder über alle 8 Protokolle)
Systembestandteile und technische Daten
5.2 Master Modul
97