Herunterladen Inhalt Inhalt Diese Seite drucken

Anlaufverhalten - VIPA System 300S Handbuch

Speed7 - cpu
Vorschau ausblenden Andere Handbücher für System 300S:
Inhaltsverzeichnis

Werbung

Teil 4 Einsatz CPU 31xS

Anlaufverhalten

Stromversorgung
einschalten
Urlöschen
Auslieferungs-
zustand
Anlauf mit gültigen
Daten in der CPU
Anlauf bei leerem
Akku
4-4
Nach dem Einschalten der Stromversorgung geht die CPU in den
Betriebszustand über, der am Betriebsartenschalter eingestellt ist.
Sie können jetzt aus Ihrem Projektier-Tool heraus über MPI Ihr Projekt in
die CPU übertragen bzw. eine MMC mit Ihrem Projekt stecken und
Urlöschen ausführen.
Die nachfolgende Abbildung zeigt die Vorgehensweise:
1
PLC
PWR
RUN
STOP
SF
FRCE
MCC
RUN
3 Sec.
STOP
MRES
Hinweis!
Das Übertragen des Anwenderprogramms von der MMC in die CPU erfolgt
immer nach Urlöschen!
Im Auslieferungszustand ist die CPU urgelöscht. Nach einem STOP→RUN
Übergang geht die CPU ohne Programm in RUN.
Die CPU geht mit dem Programm, das sich im batteriegepufferten RAM
befindet, in RUN.
Der Akku wird direkt über die eingebaute Spannungsversorgung über eine
Ladeelektronik geladen und gewährleistet eine Pufferung für min. 30 Tage.
Wird dieser Zeitraum überschritten, kann es zur vollkommenen Entladung
des Akkus kommen. Hierbei wird das batteriegepufferte RAM gelöscht.
In diesem Zustand führt die CPU ein Urlöschen durch. Ist eine MMC
gesteckt, werden Programmcode und Datenbausteine von der MMC in den
Arbeitsspeicher der CPU übertragen.
Ist keine MMC gesteckt, transferiert die CPU permanent abgelegte
"protected" Bausteine, falls diese vorhanden sind, in den Arbeitsspeicher.
Informationen, wie sie Bausteine geschützt in der CPU ablegen, finden Sie
in diesem Kapitel unter "Erweiterter Know-how-Schutz".
Abhängig von der Stellung des RUN/STOP-Schalters geht die CPU in RUN
bzw. bleibt im STOP.
Dieser Vorgang wird im Diagnosepuffer unter folgendem Eintrag fest-
gehalten: "Start Urlöschen automatisch (ungepuffert NETZ-EIN)".
Handbuch VIPA System 300S SPEED7
2
3
PLC
PLC
PWR
PWR
RUN
RUN
STOP
STOP
SF
SF
FRCE
FRCE
MCC
MCC
RUN
RUN
STOP
STOP
MRES
MRES
3 Sec.
4
PLC
PWR
RUN
STOP
SF
FRCE
MCC
RUN
STOP
MRES
HB140D - CPU - Rev. 07/43

Quicklinks ausblenden:

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis