Herunterladen Inhalt Inhalt Diese Seite drucken

Aventics AES Serie Systembeschreibung Seite 31

Vorschau ausblenden Andere Handbücher für AES Serie:
Inhaltsverzeichnis

Werbung

Verfügbare Sprachen
  • DE

Verfügbare Sprachen

  • DEUTSCH, seite 1
AVENTICS | E/A-Module AES, analog | R412018147–BAL–001–AG
6.3.4.2 Prozessdaten der Eingänge beim Datenformat „8 Bit"
Tabelle 30: Aufbau der Prozessdaten der Eingänge beim Datenformat „8 Bit" (4AI4M12-E)
Bit 7
Bit 6
Bit 5
D7
D6
D: Wert des Bits (0/1)
Tabelle 31: Wertebereiche der Prozessdaten beim Datenformat „8 Bit" (4AI4M12-E)
Nennwert des
Auflösung
Messbereichs
0...10 V
40 mV / Bit
2...10 V
32 mV / Bit
...
0
20 mA
80 μA / Bit
...
4
20 mA
64 μA / Bit
D.. : Wert des Bits (0/1)
1)
In dieser Betriebsart ist keine Überwachung auf Drahtbruch möglich (siehe „6.2 Diagnosedaten" auf Seite 22).
Die Umrechnung in den dezimalen Wert 1000 kann in der SPS durch 2 x linksshift erreicht
werden.
Bit 4
Bit 3
D5
D4
D3
Wert
0,0 V
0,04 V
10,0 V
10,2 V
> 10,2 V
2,0 V
2,032 V
10,0 V
10,16 V
> 10,16 V
0,0 mA
0,08 mA
20,0 mA
20,4 mA
> 20,4 mA
4,0 mA
4,064 mA
20,0 mA
20,32 mA
> 20,32 mA
Aufbau der Daten der E/A-Module
Bit 2
Bit 1
Bit 0
D2
D1
D0
Beispiel
D0–D7
D0–D7
dezimal
hexadezimal
0
00
1
01
250
FA
255
FF
255
FF
1)
1)
0
00
1
01
250
FA
255
FF
255
FF
0
00
1
01
250
FA
255
FF
255
FF
1)
1)
0
00
1
01
250
FA
255
FF
255
FF
31

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis