Herunterladen Diese Seite drucken

AGFA d-lab.3 Technische Dokumentation Seite 244

Reparatur
Vorschau ausblenden Andere Handbücher für d-lab.3:

Werbung

Reparatur
Logik-Rohspannung
ST29
1
+6,5V
2
+6,5V
3
+6,5V
4
GND
5
GND
6
GND
ST30
FPGA Boundary Scan
1
BSCAN-TDI
2
BSCAN-TCK
3
BSCAN-TMS
4
BSCAN-TDO
5
/INITX
6
n.c.
ST32
FPGA Down Load
1
+5V
2
GND
3
CCLK
4
DONE
5
DIN
6
/PROG
7
/INITX
8
RSTX
ST 33
Messpunkt für EOL-Signal
Messpunkt für Picture work
ST 34
Read back FPGA
ST 35
1
GND
2
TRIG
3
RBT
4
RBD
XS 1
Schirm LVDS-Kabel
Schirm Kabel LFB-Verteiler
XS 2
AGFA d-lab.3
(digitale Masse)
(digitale Masse)
(digitale Masse)
Betrieb: n.c
Test Daten Input
Test Clock
Test Mode Select
Test Daten Output
bidirektionales Signal, low während Betriebsspannungs-
stabilisierung und Löschen des Konfigurationsspeichers als
Input low gehalten
Konfigurationsstart
Betrieb: n.c
Clockinput
bidirektionales Signal, als Output zeigt Status der
Initialisierung an als Input verzögert globales Logicreset u.
Output enable
Dateninput
initialisiert Konfigurationsprozeß
bidirektionales Signal, low während Betriebsspannungs-
stabilisierung und Löschen des Konfigurationsspeichers als
Input low gehalten
Konfigurationsstart
Reset FPGA-Logik
Betrieb: n.c.
Trigger
Read back trigger
Read back date
Betrieb: n.c
FPGA im wait state vor
FPGA im wait state vor
2001-01-02 /PN 9009
Printer
6.2.21

Quicklinks ausblenden:

Werbung

loading