Herunterladen Inhalt Inhalt Diese Seite drucken
Inhaltsverzeichnis

Werbung

13.3.2

Outputs_AIF2

Dieser SB bildet die Schnittstelle für Ausgangssignale (z. B. Soll−/Istwerte) zum aufgesteck-
ten Feldbusmodul (z. B. INTERBUS, PROFIBUS−DP).
Das Prozessabbild wird
in der zyklischen Task in einem festeingestellten Zeitabstand von 10 ms erstellt.
ƒ
in einer Intervall−Task in der für diese Task eingestellten Zeit erstellt.
ƒ
am Anfang der Task gelesen und am Ende der Task geschrieben.
ƒ
,
Beachten Sie die Dokumentation des aufgesteckten Feldbusmoduls.
Abb. 13−6
Systemvariablen
Variable
AIF2_nOutW1_a
AIF2_nOutW2_a
AIF2_nOutW3_a
AIF2_nOutW4_a
AIF2_bFDO0_b
...
AIF2_bFDO15_b
AIF2_bFDO16_b
...
AIF2_bFDO31_b
AIF2_dnOutD1_p
EDBCSXA064 DE 3.2
AIF2_IO_AutomationInterface (Knotennummer 42)
Outputs_AIF2
AIF2_nOutW1_a
AIF2_bFDO0_b
AIF2_bFDO15_b
AIF2_nOutW2_a
AIF2_bFDO16_b
AIF2_bFDO31_b
AIF2_dnOutD1_p
AIF2_nOutW3_a
AIF2_nOutW4_a
Systembaustein "Outputs_AIF2"
Daten−
Signal−
Typ
Typ
Integer
analog
Bool
binary
Double
position
Integer
l
Systembausteine
Outputs_AIF2
16 bits
Byte
16 binary
signals
Byte
16 bits
Byte
16 binary
signals
Byte
16 bits
Byte
Low Word
16 bits
High Word
Byte
16 bits
Byte
16 bits
Byte
Adresse
Display−
Display−
Code
Format
%QW42.0
%QW42.1
˘
%QW42.2
%QW42.3
%QX42.0.0
...
%QX42.0.15
˘
%QX42.1.0
...
%QX42.1.15
%QD42.0
˘
13
1
2
3
4
X1
5
6
7
8
ECSXA204
Bemerkungen
˘
˘
˘
275

Werbung

Inhaltsverzeichnis
loading

Diese Anleitung auch für:

Ecsca serieEcsda serie

Inhaltsverzeichnis