Funktionen der Karte
8.7
Watchdog
Ein 16-Bit Watchdog steht für die analogen Ausgänge sowie für die 24 V
Ausgänge zur Verfügung. Nach Ablauf seines Reloadwertes (Timeout) setzt der
Watchdog die Ausgänge zurück.
Bei der Freigabe des Watchdogs wird mit jedem Setzen der Ausgänge der
Reloadwert neu geladen (Triggerung). Die Triggerung kann auch direkt per
Softwarebefehl ohne erneutes Setzen der Ausgänge erfolgen.
Die Betriebszustände können rückgelesen werden. Als Zeitbasen für den
Watchdog können 3 unterschiedliche Taktsignale (μs, ms, s) genutzt werden.
Wahlweise kann der Status der Watchdogs auf den 24 V-Ausgängen 1 und 2
ausgegeben werden (siehe Kapitel 8.10)
8.8
Timer
Der 16-Bit Timer ist ein Abwärtszähler, der nach Ablauf des Reloadwertes
(Timeout) ein Interrupt generieren kann. Mit Hilfe des Timers wird, unabhängig
vom PC-Takt, eine Zeitbasis bereitgestellt, mit der z.B. Operationen
synchronisiert werden können.
Der Status des Zählerwerts und des Reload-Werts sowie Status- und
Interruptregister können per Software rückgelesen werden.
Die Betriebszustände können rückgelesen werden. Als Zeitbasen für den Timer
können 3 unterschiedliche Taktsignale (μs, ms, s) genutzt werden.
38
Abb. 8-8: Blockschaltbild der TTL E/A
APCI-3xxx