Herunterladen Inhalt Inhalt Diese Seite drucken

Sharp RX-P1H Technisches Handbuch Seite 51

Technische erlauterung des digital-audio-cassettendecks
Inhaltsverzeichnis
O
Nr. flexibler Leiterplatte und
H/L
Signalname
AnschluBbezeichnung
Pin 5 (RCSG)
L
Aufnahmedaten
H
Pin 6 (ATFMAD)
L
Normaler Aufnahmepegel
H
ATF PiILOT-Bereich Aufnahmepegel
Pin 7 (HEACH)
L
Wiedergabe-Modus (Aufnahmeverstarker OFF)
H
Aufnahme-Modus (1. Verstarker OFF)
Pin 8 (HSW)
L
Ach-Wahl
H
Bch-Wahl
Tabelle 8-3 Interface-Eingangssignalen
=
Pin 7 (HEACH)
Pin 8 (HSW)
Vorverstarker
Aufnahmeverstarker
Ach
Bch
L
L
Ach gewahlt
OFF
OFF
L
H
Bch gewahlt
OFF
OFF
H
L
OFF
ON
OFF
H
H
OFF
OFF
ON
Tabelle 8-4 Steuerung von Vorverstarker und Aufnahmeverstarker
©
N° de PMI flexible et nom de borne
H/L
Désignation du signal
Broche 5 (RCSG)
L
Données d'enregistrement
H
Broche 6 (ATFMAD)
L
Niveau d'enregistrement ordinaire
H
Niveau d'enregistrement de la zone PILOT ATF
Broche 7 (HEACH)
L
Mode de lecture (amplificateur d'enregistrement a l'arrét)
H
Mode d'enregistrement (1er amplificateur a l'arrét)
Broche 8 (HSW)
L
Sélection du canal A
H
Sélection du canal B
Tableau 8-3 Signaux d'entrée d'interface
Broche 7 (HEACH)
Broche 8 (HSW)
Préamplificateur
|
Amplificateur d'enregistrement
Canal A
Canal B
L
L
Sélection du canal A
Arrét
Arrét
L
H
Sélection du canal B
Arrét
Arrét
H
L
Arrét
|
Marche
iL
Arrét
H
H
Arrét
|
Arrét
Marche
Tableau 8-4 Commande du préamplificateur et des amplificateurs d'enregistrement
—~ 65 -
©
9. BLOCK DIAGRAM OF IC
©
9. IC-BLOCKSCHALTPLAN
©
9. SCHEMA FONCTIONNEL DES CIRCUITS
INTEGRES
1C702, 708 (BU74HC74)
Truth Table
INPUT
OUTPUT
PR
CLR
| CLOCK
D
Q
Q
L
|
H
x
x
H
L
H
L
x
x
L
H
L
L
x
x
H
H
H
H
F
H
H
L
H
en
L
L
H
H
H
L
X
Qo
Qo
(TOP
VIEW)
1C701 (SAA7320)
aphoaur
NC
POWER
(
°
SUPPLY
() sv)
Za¢
ORDER
SWITCHED
WORD SELECT
INTERPOLATOR[-PINOISE SHAPER/ [-] CAPACITOR
INVERTING
ieee
G9)
Fe Ane PTL TaR
AND HOLD
QUANTIZER
NETWORK
INPUT
USPT-cH
SERIAL
BIT
a
2
DELAY
LINE
H
OLsTPUT
G1)
ines
pire
MUTIPLIER
CLOCK INPUT
H
OUTPUT
NONe
feua)
@
1 NVERTING
SERIAL
_2)
x32
2nd ORDER
SWITCHED
SNOUT
DATA, INPUT
NOISE SHAPER/ [-] CAPACITOR
Gs) IZPERENCE
vo
QUANTIZER
| NETWORK
oh
OSCILLATOR
REFERENCE
vop2 (+5v)@s) CsCi
COEFFICIENT
CAPACITOR
SUPPLY
NONE
a
6!) AVERTING
1
VDD 1 (+5¥)@2)
CONTROL. ROM.
(0) | AGHT—CH
WUTPUT
IMIVERT ING
VSS{GROUND)@)\
Digital
Lae PUT
POWER
SUPPLY
VSS ( GROUND) Qs)
VSSSA
I
ranrocun [@) Bh
TEST_INPUTGs
(TESTI)
POWER
ww!
DA
SUPPLY
le 5V)
TEST _ouTPUT G
presi)
TEST CONTROLS
0
ANALOGUE
TEST OUTPUT
5 QUENT Qo
POWER. SUPPLY
TEST_oUTPUT G8)
(TEST2)
SERIAL BIT
ORK
CRYSTAL
CRYSTAL
SYSTEM
SERIAL
— MUTE
=
CLOCK OUTPUT
SELECT
°
osc
CLOCK
DATA
CONTROL
oRaien
Veet}
a By
tcLa?
OUTPUT
INPUT
INPUT
INPUT
INPUT
INPUT
(WSO)
= (XTAL1)
«(XTAL2)
(XTAL3)
(DAO)
(MUTE)
ASSL
RIGHT AGH,
YSSAn
OUTPUT
— 66 -
Inhaltsverzeichnis
loading

Diese Anleitung auch für:

Rx-p1hgy

Inhaltsverzeichnis