Herunterladen Inhalt Inhalt Diese Seite drucken

Elektrische Daten High Voltage Interlock Loop (Hvil); Niedervolt Lv-Dc-Eingang - KEB COMBIVERT T6APD Gebrauchsanleitung

Modulares antriebswechselrichtersystem
Vorschau ausblenden Andere Handbücher für COMBIVERT T6APD:
Inhaltsverzeichnis

Werbung

SYSTEM- UND MODULDATEN
System
Tabelle 10: Systemdaten
n:

3.2.3 Elektrische Daten High Voltage Interlock Loop (HVIL)

Der HVIL ist im T6
wertung der Signalschleife. Auswertung und Reaktion ist vom Kunden zu implementie-
ren. Für eine Übersicht des Anschlusses =>
High Voltage Interlock Loop (HVIL)
DC-Eingangsspannungsbereich
Maximalstrom
Tabelle 11: Elektrische Daten High Voltage Interlock Loop (HVIL)

3.2.4 Niedervolt LV-DC-Eingang

Der LV-DC-Eingang versorgt das T6
integriertem Überspannungsschutz ausgestattet. Der Schutz gegen Verpolung ist nur
mit externer Sicherung gegeben.
Kundenseitig ist der Schutz des Systems durch eine extern vorzusehende Sicherung vor-
geschrieben. Die Auslegung der Sicherung liegt im Verantwortungsbereich des Kunden.
Das T6
Empfohlen wird eine KFZ-Flachstecksicherung vom Typ Mini oder Standard.
Der Spannungsbereich der folgenden Tabelle ist systemeingangsseitig am Steckverbin-
der einzuhalten.
Niedervolt DC-Eingang
DC-Eingangsspannungsbereich
DC-Eingangsbemessungsspannung U
DC-Eingangsbemessungsstrom
Leistungsaufnahme
Sicherungswert maximal
Tabelle 12: Elektrische Daten des Niedervolt DC-Eingangs
32
Bestehend aus
Typ
MCU + Module
A
MCU + 1 Modul
B
MCU + 2 Module
C
MCU + 3 Module
D
MCU + 4 Module
E
MCU + 5 Module
F
MCU + 6 Module
Anzahl der Module
-System als Kurzschlussbrücke ausgeführt. Es erfolgt keine Aus-
APD
-System ist mit einem maximalen Sicherungswert von 15 A zu schützen.
APD
Hinweis zum Einschaltstrom
Die internen Elektrolytkondensatoren haben keinen Vorwiderstand oder eine
Einschaltstrombegrenzung. Dadurch wird der Einschaltstrom im wesentlichen
durch die Art und Länge der Anschlussleitung bestimmt.
DC
Kapazität
Vorladekapazität
gegen Masse
in μF
in μF
C
C
_HV_dc
100
200
300
n* 0,82
400
500
600
„High Voltage Interlock Loop (HVIL)"
U
/ V
in_HVIL_dc
/ A
I
_max_dc
-System auf der Niedervoltebene. Dieser ist mit
APD
U
/ V
LV_dc
/ V
N_LV_dc
I
/ A
I
LV_dc
LV_dc
P
/ W
=>
LV_dc
I
/ A
max_dc
Entlade-
widerstand
in MΩ
R
_HV_Y
_off
51 / n
.
0...32
1
9...32
12
24
A = P
/ U
LV_dc
N_LV_dc
„Leistungsaufnahme LV-DC"
15

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis