Herunterladen Inhalt Inhalt Diese Seite drucken

Emerson 500 Referenzhandbuch Seite 127

Inhaltsverzeichnis

Werbung

Modell 500 Gaschromatograph
Parallele I/O-Konfiguration
Der 16-Bit CPU (LPM/MCM-6117) verwendet den WinSystems® WS16C48
ASIC high-density I/O-Chip mit Mapping an der Basisadresse von 120H. Die
ersten 24 Leitungen sind zur vollständigen Zwischenspeicherung der
Ereigniserkennung fähig, wobei das Abtasten der Polarität in der Software
programmierbar ist. Zwei 50-Pin-Stecker ermöglichen ein einfaches Einstecken
bei I/O-Baugruppenträgern mit Industriestandard. Die Pin-Belegung für die
zwei Stecker ist in
JULI 2010
Abbildung 3-22 Parallele I/O-Konfiguration
Abbildung 3-23
dargestellt.
Serielle Kommunikation von CPU und COM4A Setups
Installation und Setup
3-67

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis