Herunterladen Inhalt Inhalt Diese Seite drucken

EBRU PCIADIO Benutzerhandbuch Seite 68

Inhaltsverzeichnis

Werbung

EBRU
Die niederen 16 Bit stellen dann die Basisadresse dar, die zur Adressierung der Karte im I/O
Bereich unter Verwendung der Offsets gemäß untenstehender Tabelle herangezogen werden
kann:
Wir empfehlen für die Programmierung der Karte jedoch die Verwendung der im Lieferumfang
enthaltenen Software Treiber.
Offset [hex]
03 02 01 00
04
08
0F 0
0
0
E
D
C
12
10
14
1A
18
1C
22
20
24
2
2
29 28
B
A
2F 2
2
2
E
D
C
33 32 31 30
34
38
3C
Jedes der 32 Bit breiten Register kann sowohl mit Byte (8 Bit), Word (16 Bit) und DWord (32 Bit)
Zugriffen angesprochen werden. Die 16 Bit breiten Register können sowohl mit Word(16 Bit)
oder Byte(8Bit) Zugriffen angesprochen werden. Die 8 Bit breiten Register dürfen nur mit Byte
Zugriffen angesprochen werden.
Die mit „x" gekennzeichneten Register sind nicht implementiert und für zukünftige
Erweiterungen reserviert.
reservierte Einzelbit von Registern müssen daher immer mit 0 geschrieben werden um
die Aufwärtskompatibilität sicherzustellen.
Nach einem Kaltstart oder Hardwarereset des PCs sind alle schreibbaren Register gelöscht.
PCIADIO – PCI Karte mit galv. getrennten analogen und digitalen IOs
pciadio-de-um-1v2.doc
Basisadresse = BAR0 & 0x0FFFC
Byte 3
Byte 2
MODINT
EEPROM
WDH
X
x
TRIG IO PCIDIOEX[31..0]
x
IRQ IO PCIDIOEX[31..0]
M3
M7
ADFAST
ADAIRQ
ADSTATE
Nicht implementierte Register oder nicht implementierte
Benutzerhandbuch
06.06.2011
Byte 1
TIMER[31..0]
x
WDL
RESET
IN[15..0]
IO PCIDIOEX[31..0]
M2
M1
M6
M5
WR
ADCHAN
RD
DA[31..00]
x
x
Rev. 1.2
Seite 68 von 75
Byte 0
x
CONFIG
INT
RD
/ OUT[15..0]
TRIG IN[15..0]
IRQ IN[15..0]
M0
M4
WR
ADCONFIG
RD
ADRES
x = reserviert
WR
WR

Werbung

Inhaltsverzeichnis
loading

Verwandte Produkte für EBRU PCIADIO

Inhaltsverzeichnis