Herunterladen Inhalt Inhalt Diese Seite drucken

Hacker GigaLog S Handbuch Seite 7

Inhaltsverzeichnis

Werbung

Die analogen Eingänge sind auch verfügbar auf einem 20 poligen Pfostenstecker für Flachbandkabel.
Header XA
Weitere Signale stehen auf dem Pfostenstecker XC zur Verfügung.
2
4
6
VCC
VCA
PA4
GND
PA2
PA3
16
16
mA
mA
1
3
5
Analoge Eingänge
GigaLog S hat 16 analoge Eingänge im Single-Ended Modus gegen 0 V.
Eingänge können in Paaren zusammengefasst werden (a0-a1, a2-a3,...,a14-15) im Differential Modus.
Der Analog Digital Wandler ADC ist ein ADS1258 von Texas Instruments in Delta Sigma Technologie.
Die analogen Signale durchlaufen einen integrierten Multiplexer mit einem 80 Ohm Widerstand.
Die Eingänge haben eine Impedanz von > 10 MOhm.
Der ADC hat eine Auflösung von 24 bit mit Vorzeichen.
Ein Eingang akzeptiert Spannungen von -100 mV bis +1300 mV.
Die Referenzspannung wird von einem LM4041-AIM3-1.2 geliefert: 1225 mV ± 1.2 mV bei 25°C und ± 10 mV bei
0..70°C.
Typische Auflösungs Werte des ADC bei einem perfekt stabilen Eingangssignal:
Aufzeichnungs Rate
< 10 ms
> 10ms, < 100 ms
> 100 ms
Als digitaler Eingang: Logische 0 von 0 bis 0.8 V. Logische 1 von 1.2V bis 3V. Offener Eingang nicht definiert.
ADC -> Spannung
U = ADC * 1225 / 0x780000 = ADC *0.1557668 µV
Spannung -> ADC:
ADC = U(mV) * 6419.85
www.controlord.com
2
4
AVCC
A1
AGND
A0
1
3
8
10
PA11
PA19
PA21
TWCK(I
RX(CAN
TF(SSC
2C)
)
PA10
PA15
PA20
TWD
TCLK2
TX(CA
(I2C)
7
9
Auflösung in bits
16
18
19
6
8
10
12
A3
A5
A7
A9
A2
A4
A6
A8
5
7
9
11
12
14
16
PA23
PB28
MOSI(S
AD1
)
PI)
PWM1
TD(SSC
TIOB2
)
PA22
PA24
SCLK(S
MISO(S
N)
PI)
PI)
TK(SSC)
11
13
15
GigaLog S 1705
14
16
18
20
A11
A13
A15 AREF
A10
A12
A14 AGND
13
15
17
19
18
20
22
PB30
AD6
DACA
AD3
*
PWM
3
PCK2
PB29
AD5
AD7
AD2
PWM
2
PCK1
17
19
21
24
26
DACC
DAC
*
D*
DACB
GND
*
23
25
7

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis