Aufbau einer CPU 41x
Hinweis
Für den Übergabespeicher vergeben Sie Adressen aus dem DP-Adressbereich
der CPU 41x.
Die für den Übergabespeicher vergebenen Adressen dürfen Sie nicht noch einmal
für die Peripheriebaugruppen an der CPU 41x vergeben!
• Die niedrigste Adresse der einzelnen Adressbereiche ist die Anfangsadresse
des jeweiligen Adressbereichs.
• Die Länge, Einheit und die Konsistenz der zusammengehörenden Adressberei-
che für DP-Master und DP-Slave muß gleich sein.
S5-DP-Master
Wenn Sie eine IM 308 C als DP-Master und die CPU 41x als DP-Slave einsetzen,
gilt für den Austausch von konsistenten Daten:
Sie müssen den FB 192 in der IM 308-C programmieren, damit zwischen DP-Ma-
ster und DP-Slave konsistente Daten übertragen werden. Nur mit dem FB 192
werden die Daten der CPU 41x nur zusammenhängend in einem Block ausgege-
ben bzw. ausgelesen!
S5-95 als DP-Master
Wenn Sie ein AG S5-95 als DP-Master einsetzen, dann müssen Sie dessen Bus-
parameter auch für die CPU 41x als DP-Slave einstellen.
1-50
Automatisierungssystem S7-400 CPU-Daten
A5E00165963-01