Herunterladen Inhalt Inhalt Diese Seite drucken

Mitsubishi Electric MELSEC FX Serie Kommunikationshandbuch Seite 448

Speicherprogrammierbare
Vorschau ausblenden Andere Handbücher für MELSEC FX Serie:
Inhaltsverzeichnis

Werbung

Schnittstellenmodul FX2N-232IF
Bit 3 (Fehler)
Dieses Bit wird gesetzt, wenn während der Datensendung oder dem Datenempfang ein Fehler auf-
tritt. Der entsprechende Fehlercode des Fehlers wird in der Pufferspeicheradresse 9 gespeichert.
Bit 4 (Empfangsabbruch)
Wenn im RS232C-Interlink-Modus (Pufferspeicheradresse 0, Bit 9 = 1, Bit 8 = 1) die Anzahl der Emp-
fangs-Bytes die obere Empfangs-Byte-Begrenzung überschreitet, setzt das Schnittstellenmodul
FX
-232IF das Sendeanforderungssignal (RS-Signal) zurück (0). Dadurch wird die angeschlossene
2N
Peripherie aufgefordert, das Senden von Daten zu beenden. Nach Ablauf der in der Pufferspeicher-
adresse 12 eingestellten Zeit bis Empfangsabbruch wird dieses Bit wieder gesetzt (1).
Für den Empfang der noch von der Peripherie zu sendenden Daten muss die positive Flanke des Bits
4 vom Ablaufprogramm der SPS ausgewertet werden. Vor dem Empfang der restlichen Daten sollten
die Empfangs-Bytes aus den Empfangspufferregistern (Pufferspeicheradressen 2001 bis 2271) in den
Datenregistern der SPS gespeichert werden. Die Anzahl der zu speichernden Empfangspufferregister
richtet sich entweder nach der Anzahl der in der oberen Empfangs-Byte-Begrenzung (Pufferspeicher-
adresse 2000) angegebenen Bytes oder der Anzahl der bereits belegten Empfangspufferregister (Puf-
ferspeicheradresse 14). Anschließend sollte der Befehl zum Rücksetzen der Empfangsabschlussinfor-
mationen (Pufferspeicheradresse 1, Bit 2) gesetzt werden.
Bit 6 (Daten werden gesendet)
Dieses Bit wird in der Zeit zwischen dem Setzen (1) des Sendebefehls (Pufferspeicheradresse 1, Bit 1)
und dem Melden des Sendeabschlusses (Pufferspeicheradresse 28, Bit 0 = 1) gesetzt.
Bit 7 (Daten werden empfangen)
Dieses Bit wird in der Zeit zwischen dem Empfang des ersten Bytes des Empfangstelegrammkopfes
und dem Setzen des Empfangsabschlussmerkers (Pufferspeicheradresse 28, Bit 1) gesetzt.
Bits 8 bis 15 (Steuersignale)
Diese Bits geben den Zustand (0/1) der entsprechenden Steuersignale an:
● Bit 8= RS (RTS)-Signal (Sendeanforderung)
● Bit 9= ER (DTR)-Signal (Endgerät betriebsbereit)
● Bit 12= DR (DSR)-Signal (Betriebsbereitschaft)
● Bit 13= CD (DCD)-Signal (Trägerkennung)
● Bit 14= CS (CTS)-Signal (Sendebereitschaft)
● Bit 15= CI (RI)-Signal (Signalflusskennung)
10 - 28
Pufferspeicher
MITSUBISHI ELECTRIC

Quicklinks ausblenden:

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis