Herunterladen Diese Seite drucken

Sharp WQ-CD220L Serviceanleitung Seite 44

Werbung

WQ-CD220L
WQ-CD220L
©
IC780 VHiM50423P/-1 (M50423P)
| Subcode Pehoutput
Subcode Pch output
Output
Row address strobe signal output
External memory data input/output 2
Input/Output
External memory data input/output 1
:
42*
-
o
a|Bg
al
O
8
PN pS
TTT
= N
Input/Output
pL
a
2i
vd
I
iss) De)
inpu¥Output
External memory data input/output 3
re
eae
2 iw]
|
aN
©
Input/Output
a —
v|
z >|
> ?) O19
oo)
BN)
a N
|
> iw)
ASS
O° = Ss S
RAD6
External memory address output 6
RADO
External memory address output 0
Error state output 2
C2 decoder correction disabled = "1"
Error state output 1
C1 decoder error detection = "1"
o
m
a
ie)
VDD1
Power supply +5 V
DOFK
OSC frame clock output 7.35 kHz Duty = 50%
FSCK
Clock output 44.1 kHz
Clock output 8.4672 MHz
Output
Clock output 4.2336 MHz
1/2-frequency-divider input
Feedback resistor provided
Input
Crystal oscillator input
Output
DAC. Left/right clock output
In this unit, the terminal with asterisked mark (*) is (open) terminal which is not connected to the outside.
o N
*
oO
-
nN o
"NI o
"I Ls)
D| x< x) O
=! ©
g|6) "8
ro)
oO
< w 2
ms
9 D
|
x
"N oa
C-
DD
®)
A
-—59—-—
(0)
IC780 VHIM50423P/-1 (M50423P)
Klemmen- | Ejingang/
bezeich-
nung
Ausgang
|42* | SBCT
Subcode Pch Ausgang
[43 | RAS
| Ausgang | Zeilenadressen-Strobesignal-Ausgang
[afc
[- i
RDB2
Eingang/ | Externspeicher Daten-Eingabe/Ausgabe 2
Ausgang
ae
ae
Pee car ee Pte oe se ed
47
RDB1
Eingang/ | Externspeicher Daten-Eingabe/Ausgabe 1
Pee leg Oe
ee
48
RDB4
Eingang/ | Externspeicher Daten-Eingabe/Ausgabe 4
Poe eee
ee
149 | CAS
| Ausgang | Spaltenadressen-Strobesignal-Ausgang
er [RS | soe
Ausgang
[st [ WE | Ausgang |SchreibfreigabesignarAusgang
oe
cS
[54 | RAD2 | Ausgang | Externspeicheradressen-Ausgang2
[55_'RADS | Ausgang | Externspeicheradressen-Ausgang |
[s6_[ RAD7 | Ausgang | Exterspeicheradressen-Ausgang
7 |
[s8_[ RADS | Ausgang | Extemspeicheradressen-Ausgang5 |
[59 | RADE | Ausgang_[Extemspsicheradressen-Ausgang6
feo | RADO | Ausgang_| Extemspeicheradresser-Ausgang0____
Fehlerzustand-Ausgang 2
C2 Dekoderkorrektur gesperrt = "1"
oes
[eee
Fehlerzustand-Ausgang 1
C1 Dekoder-Fehlererkennung = "1"
ie DOFK
OSC Rahmentakt-Ausgang 7,35 kHz Leistung
= 50%
fas" | FSCK | Ausgang_| Taktausgang 44,1
Kae
[66 | Gade | Ausgang | Taitausgang 8.4672
Wile
ar
Ft
econ
(eae 1/2-Frequenzteiler-Eingang
RickfGhrungswiderstand vorhanden
[ee | Camo | Ausgang | W2-FrequenateierAusgang
Kristalloszillator-Eingang
Rickfihrungswiderstand vorhanden
[007 | Ausgang [DAG.
Serieidaten-Ausgang
|
cies ae oe
DSCK
Ausgang | DAC. Datenverschiebungstakt-Ausgang
LRCK
DAC. Links/Rechts-Takt-Ausgang
DUAL DAC. Serielldaten-Ausgang rechter
Kanal
79°
feo" [APTA | Ausgang [DeglichTatR
|
In diesen Gerat entspricht die Klemme mit Sternchen (*) offener
Klemme, die an die AuBenseite nicht angeschlosen wird.
NI
NINININ
nN a]
BO}
mM]
= o
NX fo2)
*
~N
©
IC780 VHiIM50423P/-1 (M50423P)
Entrée/
Sortie
| Sortie | Canal P de sous-code
N° de | Nom de
borne
B| sls/slo
(2)
uv
| Sortie | Signal d'échantillonnage d'adresses en rangée
RDB2
Entrée/
Entrée/sortie 2 de données de la mémoire
Sortie
externe.
7
RDB1
Entrée/
Entrée/sortie 1 de données de la mémoire
Sortie
externe.
DB4
Entrée/
Entrée/sortie 4 de données de la mémoire
externe.
Sortie
Signal d'échantillonnage d'adresses en
colonne
DB3
Entrée/
Entrée/sortie 3 de données de la mémoire
Sortie
externe
peewee
ee eee
RADI | Sorie | Sore 1 adresse dela mémare exeme._|
[s4_[RAD2 | Sortie | Sortie 2 adresse de la mémoire exieme. |
[55__[REDS | Sortie | Sortie S adresse de la mémoire exteme. |
[s6__[RED7__|
Sortie | Sortie 7 adresse de la mémoire exteme. |
[s8_[RADS | Sore | Sorlie5 adresse de la mémoire exterme. |
[s9__[RADE [Sorin _| Sori 6 dadresse de la mémoir externe. |
[60 [RADO | Sorte | Sorlie 0 adresse de la mémoire externe. |
EST2
Sortie
Sortie 2 d'état d'erreur
Correction interdite du décodeur C2 = "1".
'ST1
Sortie 1 d'état d'erreur
Correction interdite du décodeur C1 + "1".
Entrée
Alimentation +5V
ay al 8 3
i a a a
z D D
m
> Flol<folx|
x
ae sSaiz a s s ]
78 sigigigsis
r | S|
a} 2|2]5
:
DOFK
Horloge de trame OSC 7,35 kHz
FSCK
Horloge 44,1 kHz
Horloge 8,4672 MHz
| Sortie _| Horloge 4,2336 MHz
ee
| Diviseur de fréquence (1/2)
Résistance de réaction fournie
Diviseur de fréquence (1/2)
Oscillateur a quartz
Résistance de réaction fournie
Oscillateur a quartz
DAC. Données en série
|- «|
DAC. OV
| Sortie | DAC. Horloge de décalage de données.
| Sortie | DAC. Horloge droite/gauche.
7
NININ
76*
DUAL DAC. Données en série. Canal R.
77*
_|WDCK
DAC. Horloge de mot.
78*
|DLRCK
DAC. Sortie 2 d'horloge droite/gauche.
79°
Horloge deglitch L (suppression de pointes)
}80" | APTR
Horloge deglitch R (suppression de pointes)
Sur ce modéle, la borne marquée d'un astérisque (*) est une
borne ouverte qui n'accepte rien d'extérieur.
-—60-

Werbung

loading

Diese Anleitung auch für:

Wq-cd220lgy