Herunterladen Diese Seite drucken

Philips VR678/02 Service Seite 57

Vorschau ausblenden Andere Handbücher für VR678/02:

Werbung

dem Schalten des LATCH-Bausteins Ober Pin 51 (ALE), konnen
tiber Port 0 Daten eingelesen werden. Da das interne RAM des CC
mit 256 Byte fiir eine Programmierung in "G* nicht ausreicht, setzt
man ein externes 8kx8-Static-RAM, IC [7032] als Datenspeicher ein.
Gber WR (Pin 35) u. RD (Pin36) wird der Zugriff auf das RAM ge-
steuert (Lesen u. Schreiben), wahrend gleichzeitig das EPROM
[7030] iber OE abgeschaltet wird.
7. 2. Funktions- u. Schaltspannungserzeugung
Uber Pin 5 des Schieberegisters [7019 kannen nacheinander die
Transistoren [7015, 7013 u. 7018] geschaltet u. so aus der 12V-
Analogspannung eine 12V,-Schaitspannung gewennen werden.
Ober Pin 4 des {CG [7019] werden die Transistoren [7017 u. 7016]
geschaltet u. somit aus der
5,2V-Netzieilspannung eine 5SW1,
5SW2-Funktionsspannung erzeugt.
7. 3. Diverse Bus-Systeme
a) ,,Easy Link"
Fur die Kommunikation zwischen Fernsehgerat, Videorecorder u.
den Peripheriegeraten
dient ein bidirektionaler
Einleiter-Bus,
der
liber Kontakt 10 der Euro-AV-Buchse | lauft. Es sind folgende Fea-
tures méglich:
One Touch Piay
VTR schaiiet TV ein
One Touch VPT
VTR schaltet TV ein/aus, VCR-Text wird
imTV angezeigt
;
Dowriload.
-
TV iibertragt Sendereinstellungen auf VTR
What You see is what
VTRnimmtTV-Bild auf
You record
Pip +/-
TV schaltet VTR-Tuner u. benutzt
VTR-Signal als Pip-Queile
b} Serietler Bus zur Port-Erweiterung
Uber die Leitungen DATEN (Port 4.1) u. CLOCK (Port 4.0) werden
Daten in die vornhandenen Schieberegister mit jeweils seriellem Ein-
gang u. paralielen
Ausgangen
geladen
u. durch die von der
STROBE-Leitung (Port 4.2) kommenden Ubernahmeimpulse auf die
Ausgange der Schieberegister geschaltet.
c) Serielle Schniitstelle fiir den Edit-Controller
Far den Datenverkehr mit dem Edit-Controiler sind folgende 4 Leitun-
gen erforderlich:
- Edit1
{7035-16}
Daten vom Hauptrechner (CC) zum
Edit Control (EC)
Daten vom EC zum CC
Emptangsbestatigung (Acknowledge)
vom EGC zum CC
{7035-34} Ciock vom CC zum EC
- Edit2
{7035-17}
- EC-Busy {7035-18}
~ EC-CLK
In Verbindung mit dem internen Edit-Controller ist sowohl eine
Schnitisteuerung mit DC-Synchro-Edit (Panasonic, JVC) als auch
mit Lanc-Edit (Sony) méglich. Bei Geraten chne Kamerarechner
werden die Leitungen Edit 1 u. Edit 2 direkt zum Hauptrechner (CC)
gefithrt, um Synchro-Edit zu ermdg}ichen.
d) Serlelle Schnittstelle zum Deck-yP
Uber die Leitungen DATAD1[7035/14] u. CLKD1 [7035-32] ist der
Deck-pP mit dem Hauptrechner verbunden. Die serielie Schnittstelle
arbeitet im Schieberegister-Mode. Master ist der Hauptrechner, der
somit auch den Clock generiert. Es wird 27x in einem Rhythmus von
1,8msec
jewels
1Byte
iibertragen.
Eine
anschtieBende
Uberiragungspause von 6 x 1,8msec dient dem Deck-yP zur Syn-
chronisierung. Somit dauert eine kpl. Ubertragung 33 x 1,8msec =
59,4msec.
e) Serielie Schnittstelie zu OSD
Die OSD-Einheit ist Uber folgende 3 Leitungen mit dem Haupt
rechner verbunden:
Seretler Clock
SCLK {7035-30}
SIN {7035-29}
Serielle Daten
CS {7035-20}
Chip Select
2-21
Die Ubertragung auf diesem 3-Leiter-Bus beginnt mit einem Wechsel
von CS von High zu Low. Die Datentibernahme erfoigt mit der stei-
genden Flanke des SCLK. Der Ubertragung des Display-RAM-
Schreibkommandos kénnen bis CS.= High beliebig viele Zeichen-
daten folgen.
;
7.4. Reset-Erzeugung fur Deck-pP, Bedien-pP u.
Edit-Controller
Nach Einstecken des Netzsteckers erzeugt IC [7080] zusammen mit
dem Kondensator [2081] einen Resetimpuls an Pin 19. Dieser setzt
den Hauptrechner [7035] zuriick. Die Ausgange des Schieberegi-
sters [7019] werden durch diesen Resetimpuls, der Uber Transistor
[7022], Widerstand [3073], Kondensator [2078] solange im "Disable-
Zustand" {Outputs Tristate) gehalten, bis der Hauptrechner seine
Initialisierungsphase beendet hat. Nach dieser Zeitspanne erzeugt
nun IG [7240] einen Resetimpuis an Pin 11 u. Pin 12 u. setzt damit
den Laufwerksrechner [7085] u. das Bedienteil zurlick. Der Edit-
Controller erhalt iber Pin 6 einen Reset.
7. 5. AGC u. AFC, sowie Audio-Aussteuerung
Die Analogteile AGC, AFC u. Audio-Aussteuerung sind tiber die 4
Analogeingange ADO...AD3 mit dem Hauptrechner {7305/1.. /4] ver-
bunden.
:
:
AGC:
Das vom Bild-ZF-IC [7005] kommende Signal wird Gber den
Eingang ADO dem Hauptrechner [7035/4] zugeftihrt u. dort zurAus-
werlung der Emptangsfeldstarke verwendet (Sendersortierung nach
Feldstarke}.
AFC:
Das ebenfalis vom Bild-ZF-IC [7005] kommende Signal liegt
am Analageingang ADi des Hauptrechners [7305/3] u. dient dort
zum Nachstelfen des Tuners auf die genaue Empfangsfrequenz. Bet
optimater Abstimmung
liegen an diesem Eingang {AD1} 2,5V.
Audio-Aussteuerung:
An den Analogeingangen AD2 u. AD3 des
Hauptrechners [7305/1 , /2] liegen die FM-Hillkurven des linken bzw.
rechten Audio-Kanals.
Sie werden ausgewertet, um dann per ?C-
Bus Daten fir die Aussteuerungsautomatik des Audio-fC [7400] zu
liefern, bzw. fiir den Bedienteilrechner-Rechner, baw. ftir die im Dis-
play befindliche Aussteverungsanzeige.
7. 6. Schieberegister
Das Schieberegister [7019] dient hier als Port-Erweiterung u. arbeitet
als Serieil/Parailel-Wandler. Uber die Leitungen CLOCK u. DATAdes
Hauptrechners (7305/7, /8] werden Daten in das Schieberegister mit
seriellem Eingang u. paralielem Ausgang geladen u. mit den tiber die
STROBE-Leitung [7305/9] kommenden Ubernahmeimpulse auf die
Ausg&nge des Schieberegisters geschaltet.
Gleichzeitig kann mit diesem Baustein die Schaltspannungs- u. die
Resetimpuls-Erzeugung fiir die Deck-Elektronik, Bedienteil u. Edit
Controller gesteuert werden [7019].
7.7. EEPROMs
Im IC [7025] (216kB) werden dber den ?C-Bus Timer-Daten, Titel,
Kanalangaben,
Landerkiirze!, SHOW VIEW-Daten u. Daten der
Kindersicherung etc. abgespeichert.
7. 8. RS 232 - Schnittstelle
Uber
diese
Schnittstelte
(Buchse
RS
232),
verbunden
mit der
Steckerleiste [Y 1538], kann man einen PC oder pC an den Recorder
anschlieBen. Sie dient dazu von einem PC aus verschiedene Befeh-
le, wie z.B. Play, Still, Stop, Record, ... zum Recorder zu Ubertragen
u. diesen damit zu steuern. Auf Anforderung des PCs kann der Re-
corder auch Time Code-Marken iiber sie liefem. Die serie!le Daten-
iibertragung zwischen dem internen Hauptrechner IC{7035] u. dem
PC erfolgt iber das IC [7046]. Die Pegel dieser Schnittstelle liegen
im Bereich von +15¥ ... -15V.
PGS 76668 D

Werbung

loading