Herunterladen Inhalt Inhalt Diese Seite drucken
Inhaltsverzeichnis

Werbung

Teil 3 Hardwarebeschreibung

Technische Daten

3-8
Artikelnummer
Bezeichnung
SPEED-Bus
Technische Daten Stromversorgung
Versorgungsspannung (Nennwert)
Versorgungsspannung (zulässiger Bereich)
Verpolschutz
Stromaufnahme (im Leerlauf)
Stromaufnahme (Nennwert)
Einschaltstrom
max. Stromabgabe am Rückwandbus
Lade- und Arbeitsspeicher
Ladespeicher integriert
Ladespeicher maximal
Arbeitsspeicher integriert
Arbeitsspeicher maximal
Speicher geteilt 50% Code / 50% Daten
Memory Card Slot
Ausbau
Baugruppenträger max.
Baugruppen je Baugruppenträger
Anzahl DP-Master integriert
Anzahl DP-Master über CP
Betreibbare Funktionsbaugruppen
Betreibbare Kommunikationsbaugruppen PtP
Betreibbare Kommunikationsbaugruppen LAN
Status, Alarm, Diagnosen
Statusanzeige
Alarme
Prozessalarm
Diagnosealarm
Befehlsbearbeitungszeiten
Bitoperation, min.
Wortoperation, min.
Festpunktarithmetik, min.
Gleitpunktarithmetik, min.
Zeiten/Zähler und deren Remanenz
Anzahl S7-Zähler
Anzahl S7-Zeiten
Datenbereiche und Remanenz
Anzahl Merker
Anzahl Datenbausteine
max. Datenbausteingröße
max. Lokaldatengröße je Ablaufebene
Bausteine
Anzahl OBs
Anzahl FBs
Anzahl FCs
maximale Schachtelungstiefe je Prioklasse
maximale Schachtelungstiefe zusätzlich innerhalb
Fehler OB
Uhrzeit
Uhr gepuffert
Uhr Pufferungsdauer (min.)
Genauigkeit (max. Abweichung je Tag)
Anzahl Betriebsstundenzähler
Uhrzeit Synchronisation
Synchronisation über MPI
Synchronisation über Ethernet (NTP)
Handbuch VIPA System 300S SPEED7
317-2AJ12
CPU 317SE/DPM
DC 24 V
DC 20,4...28,8 V
200 mA
1,5 A
5 A
4 A
8 MB
8 MB
2 MB
8 MB
MMC-Card mit
max. 1 GB
4
8 bei mehrzeiligem, 32 bei
einzeiligem Aufbau
1
4
8
16
8
ja
nein
nein
nein
0,01 µs
0,01 µs
0,01 µs
0,06 µs
2048
2048
16384 Byte
8190
64 KB
510 Byte
24
8192
8192
8
4
6 W
10 s
8
Master/Slave
nein
HB140D - CPU - RD_317-2AJ12 - Rev. 12/07

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis