Kapitel 1
Kapitel 2
Kapitel 3
5884_de_05
C 2
Tabellenverzeichnis
Tabelle 1-1:
Gehäusevarianten .............................................................................. 1-2
Tabelle 1-2:
Pin-Tafel TQFP 64 .............................................................................. 1-6
Tabelle 1-3:
Pin-Tafel TQFP 44 .............................................................................. 1-8
Tabelle 1-4:
Pin-Beschreibung (SUPI 3 OPC (T&R)/SUPI 3 LS) ............................ 1-8
Tabelle 1-5:
Tabelle 1-6:
Timing des Taktes ............................................................................ 1-18
Tabelle 1-7:
Tabelle 1-8:
Tabelle 2-1:
Tabelle 2-2:
Tabelle 2-3:
Widerstandswerte für das Referenznetzwerk an CUR_LIM................ 2-3
Tabelle 2-4:
Tabelle 2-5:
Tabelle 2-6:
Tabelle 2-7:
Tabelle 2-8:
Tabelle 2-9:
LBST-Funktion.................................................................................. 2-10
Tabelle 3-1:
E/A-Applikationen mit Konfigurationserweiterung C[8..5] ................... 3-2
Tabelle 3-2:
Belegung der MFP-Schnittstelle bei
E/A-Applikationen ohne Konfigurationserweiterung............................ 3-2
Tabelle 3-3:
Tabelle 3-4:
Zeiten SPI-Master............................................................................... 3-6
Tabelle 3-5:
Tabelle 3-6:
Anschluss eines Intel-Mikroprozessors ..............................................3-8
Tabelle 3-7:
Zeiten der
synchronen seriellen Schnittstelle (Intel und Motorola)....................... 3-9
Tabelle 3-8:
Tabelle 3-9:
C-3
PHOENIX CONTACT