Herunterladen Inhalt Inhalt Diese Seite drucken

Jtag-Schnittstelle; Jtag-Programmierschnittstelle Für Fpga (Byteblaster); Tabelle 24: Steckerbelegung Jtag-Schnittstelle; Tabelle 25: Steckerbelegung Byteblaster Fpga-Programmierschnittstelle - Siemens EB200 Handbuch

Evaluation board ertec 200
Inhaltsverzeichnis

Werbung

7.9

JTAG-Schnittstelle

Zur Anschaltung von Debugger oder ICE.
Steckername:
X61
Steckertyp:
2x10 pol Stiftstecker
Pin-Nr.
Signalname
1
VTREF
2
VSUPPLY
3
TRST_N
4
M
5
TDI
6
M
7
TMS
8
M
9
TCK
10
M
11
Not used (RTCK)
12
M
13
TDO
14
M
15
SRST_N
16
M
17
Not used (DBREQ)
18
M
19
Not used (DBGACK)
20
M

Tabelle 24: Steckerbelegung JTAG-Schnittstelle

7.10
JTAG-Programmierschnittstelle für FPGA (Byteblaster)
JTAG-Schnittstelle zur Anschaltung des PCI-FPGA's.
Steckername:
X62
Steckertyp:
2x5 pol. Stiftstecker
Pin-Nr.
Signalname
1
TCK
2
M
3
TDO
4
VSUPPLY
5
TMS
6
-
7
-
8
-
9
TDI
10
M

Tabelle 25: Steckerbelegung Byteblaster FPGA-Programmierschnittstelle

Copyright © Siemens AG 2010. All rights Reserviert.
Änderungen vorbehalten
Funktion
Referenzspannung 3,3V
3,3V
JTAG Reset
Masse
JTAG Data In
Masse
JTAG Test Mode Select
Masse
JTAG Test Clock
Masse
synchroner JTAG Clock (im ERTEC 200 nicht verw.)
Masse
JTAG Test Data Out
Masse
System Reset
Masse
Default nicht verwendet beim Testboard
Masse
Default nicht verwendet beim Testboard
Masse
Funktion
JTAG Test Clock
Masse
JTAG Data Out
3,3V
JTAG Test Mode Select
-
-
-
JTAG Data In
Masse
38
EB 200 Handbuch
Version 1.1.4

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis