Herunterladen Inhalt Inhalt Diese Seite drucken

Takt Für F-Timer; Ethernetinterface Des Eb 400; Rmii-Interface; Mii-Interface - Siemens EB 400 Handbuch

Inhaltsverzeichnis

Werbung

50
MHz
PHY
PHY
PHY
RX/TX_CLK0
RX/TX_CLK1
PHY
Abbildung 7: Übersicht Taktsystem des EB 400
2.5.4
Takt für F-Timer
Auf dem EB 400 wird über einen der CPLDs ein F-Timer Takt von 1 MHz generiert. Dieser Takt wird mit einem
separaten Clock generiert.
2.6

Ethernetinterface des EB 400

Das EB 400 Ethernetinterface ist mit 4 RMII-PHYs ausgeführt. Alternativ besteht die Möglichkeit über zwei
Steckverbinder externe MII-Ethernet-PHYs anzuschließen.
2.6.1

RMII-Interface

Auf dem EB 400 sind die 4 Ethernetkanäle mit PHYs vom Typ BCM5221 verdrahtet. Die PHYs haben folgende
Funktionalität:
RMII Interface mit 50 MHZ Referenztakt
Managementinterface zur Parametrierung der Baudrate, Duplexmodus, Autonegation usw.
Integrierter Spannungsregler 2,5 Volt
Übertragungsrate 100MBit
Unterstützung von optischen/elektrischen Interface (Fx/Tx)
Vollduplex
MDI/ MDI-X Autocrossover
Autopolarity
Link und Activity-LED Funktionalität
Nach Reset des EB 400 sind die PHYs auf Autonegationbetrieb voreingestellt. Über das Managementinterface
können die PHYs jederzeit umparametriert werden. Die PHYs sind über Übertrager an eine 4-fach RJ45
Ethernetbuchse angeschlossen. Pro Buchse sind 2 LEDs zur Anzeige von Link und Aktivity integriert.
2.6.2

MII-Interface

Auf dem EB 400 besteht die Möglichkeit über zwei Steckverbinder MII-Ethernet-PHYs anzuschließen. In dieser
Betriebsart müssen die auf dem EB 400 befindlichen RMII-PHYs mit Jumper J1 7/8 in den Isolate-Mode
geschaltet werden (siehe Kapitel 8.1).
Copyright © Siemens AG 2010. All rights reserved.
Änderungen vorbehalten
12,5MHz
REF_CLK
MII0
ERTEC400
MII1
PCI_CLK
33/66 MHz
PCI Stecker
CPLD
F_CLK
(1MHz)
SDRAM
SDRAM_CLK
50MHz
SDRAM
23
RMII Betriebsart
MII Betriebsart
EB 400 Handbuch
Version 1.2.3

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis