Herunterladen Inhalt Inhalt Diese Seite drucken

Power-On-Reset Beim Betrieb Als Pci-Karte; Taktsystem Des Eb 400; Taktversorgung Pci-Bridge; Taktversorgung Des Eb 400 Im Rmii Betrieb - Siemens EB 400 Handbuch

Inhaltsverzeichnis

Werbung

Resettaster/
Hardware Reset
P C-Reset/
P C I-R eset
Abbildung 6: Übersicht Resetsystem des EB 400
2.4.3

Power-On-Reset beim Betrieb als PCI-Karte

Folgende Voraussetzungen müssen erfüllt sein:
Systemkonfiguration
Bootkonfiguration
Beim erstmaligen Hochlauf des EB 400 beginnt der ARM946E-S mit der Abarbeitung der Bootsoftware aus dem
gesockelten Bootflash. Die Bootsoftware muss die im Boot-ROM abgelegten Konfigurationswerte in die Register
der PCI-Bridge eintragen. Ein Eintragen der Werte kann aber erst durchgeführt werden, wenn der PCI-Reset
inaktiv wird. Dies wird durch eine Warteschleife erzwungen in der der Zustand des PCI-Resets im System-
Control-Register „Res_Ctrl_REG" solange abgefragt wird bis dieser inaktiv ist. Ein Zugriff auf die PCI-Bridge
während des aktiven PCI-Reset erzeugt eine Exception, die dem ARM946E-S mitgeteilt wird. Nach der
erfolgreichen PCI-Bridge Konfiguration werden die weiteren Funktionen abgearbeitet.
Mit den Jumpern J1 13/14 und J1 15/16 sind verschiedene Aktionen des PCI-Reset auf den Hardware-Reset des
EB 400 möglich (siehe Kapitel 8.1).
2.5

Taktsystem des EB 400

2.5.1

Taktversorgung PCI-Bridge

Die interne PCI-Bridge des ERTEC 400 wird vom PCI-Interface je nach Taktfrquenz des PCI-Busses mit 33MHz
oder 66 MHz versorgt.
2.5.2

Taktversorgung des EB 400 im RMII Betrieb

Werden die Ethernetports des EB 400 im RMII-Modus betrieben, kann der 50 MHz Oszillator der RMII-PHYs
auch für die Erzeugung der internen Takte im ERTEC 400 verwendet werden.
2.5.3

Taktversorgung des EB 400 im MII Betrieb

In der Betriebsart MII werden die Ethernetinterface mit dem 25 MHz Takt der extern angeschlossenen PHYs
versorgt. Der ERTEC 400 wird dann über einen zusätzlichen 12,5 MHz Quarz versorgt. Im MII-Modus müssen die
auf dem EB 400 befindlichen RMII-PHYs mit Jumper J1 7/8 in den Isolate-Mode geschaltet werden.
In beiden Fällen werden folgende Takte von einer internen PLL erzeugt:
Arbeitstakt für ARM946E-S 50/100/150 MHz
Takt für Isochronregelung 100 MHz
Takt für SDRAM-Interface 50 MHz
Der Konfigurationsmode RMII/MII wird mit Jumper J2 7/8 eingestellt.
Die Konfigurationsmode der Taktquelle Referenztakt/Quarz wird mit Jumper J2 9/10 eingestellt.
Copyright © Siemens AG 2010. All rights reserved.
Änderungen vorbehalten
W DG
S C R B
HW
R E S
E R TE C 400
P C I
R E S
PCI-Mode
Flash-Boot 8 Bit
22
A R M
IRTE
P C I/LB U
P C I/LB U H ost
EB 400 Handbuch
Version 1.2.3

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis