APCI-/CPCI-1710
2.6.3 Strobe-Register (Base + 0)
Ein Software-Strobe wird durch Beschreiben der entsprechenden Datenbits
des Strobe-Registers erzeugt. Der Strobe-Zyklus wird mit dem Wert 1 des
betreffenden Datenbits ausgelöst. Der Wert 0 hat keine Bedeutung.
Ein Hardware-Strobe wird über die beiden Pins F (ExtStb_a, low aktiv für
Latch I) und G (ExtStb_b, low aktiv für Latch II) ausgelöst.
Das Strobe-Register ist nur beschreibbar.
Latch-Logik
Intern sind zwei gleichwertige 32-Bit-Auffangregister aufgebaut, die jeweils
über einen eigenen Softwarestrobe und/oder External-Strobeeingang zum
Latchen des aktuellen 32-Bit-Zählerstandes veranlaßt werden. Sämtliche
Strobesignale werden mit eventuell gleichzeitig intern auftretenden
Zählimpulsen synchronisiert, so dass keine Zwischenzustände gespeichert
werden. Durch die Einsynchronisierung wird der Zählerstand nach 2 Takten
Versatz gespeichert.
LTP: interner Latchpuls
Zählen (COUNT) mit CLKX↓
Abb. 2-9: Impulsdiagramm Latch-Logik
Inkrementalzähler
25