Herunterladen Diese Seite drucken

Robotron 1715 Servicehandbuch Seite 10

Vorschau ausblenden Andere Handbücher für 1715:

Werbung

/INT:
Interrupt-Aufforderung (interrupt request). Eingang
low-aktiv.
durch ein E/A-Gerät erzeugt. Eine Anforderung wird
am Ende des laufenden Befehls beachtet. wenn das
Interrupt-Annahme-Flipflop, das durch die interne
Software gesteuert wird, bereit ist und wenn das
/BUSRQ-Signal nicht aktiv ist. Nimmt die CPU den
Interrupt an, so wird das Interrupt-Annahmesignal
bei
während M1 ausgesendet).
/NMI:
Nicht maskierbarer Interrupt (non maskable inter-
rupt). Eingang, getriggert auf LOW-Flanke. Trigger-
flanke
Funktion NMI hat eine höhere Priorität als das INT
und wird am Ende des anliegenden Befehls getestet,
unabhängig
Flipflops. /NMI zwingt die CPU automatisch zu einem
RESTART ab Speicherplatz 0066H. Der Befehlszähler
wird automatisch im Kellerspeicher gerettet, so daß
der Anwender zu dem Programm zurückkehren kann, das
unterbrochen wurde. Es muß beachtet werden, daß
zusätzliche WAIT-Zyklen das Ende des anliegenden
Befehls
überschreibt.
/BUSRQ: Busanforderung
Das Busanorderungssignal wird benutzt, um die CPU
aufzufordern, den Adreß- und Datenbus und die Drei-
Zustands-Ausgangssignale in den hochohmigen Zustand
zu
bringen.
Maschinenzyklus der CPU abgeschlossen ist.
/BUSAK: Busbestätigung
aktiv. Das Busanforderungssignal wird benutzt, um
die Bustreiberschaltkreise nach Busanforderung in
den hochohmigen Zustand zu bringen.
/RESET: Eingang, low-aktiv. /RESET stellt den Befehlszähler
auf Null und weist der CPU Anfangswerte zu.
Diese Anfangswertzuweisung umfaßt:
- Ausschalten des Interrupt-Annahme-Flipflops
- Setzen des Registers I = 00H
- Setzen des Registers R = 00H
- Setzen der Interruptart 0
Während der RESET-Zeit gehen der Adreßbus und der Datenbus
in den hochohmigen Zustand und alle Steuerausgänge in den
inaktiven Zustand.
/RESET
wird
Schaltungsanordnung, die eine low-Zeit von 53 ms bis 146
ms ergibt. Ein /RESET = low für 10 µs bis 25 µs erreicht
man
beim
Schaltungsanordnung dazu ist mit M1 synchronisiert, um
eine Zerstörung des RAm-Speicher-Inhaltes zu vermeiden.
Das
Interrupt-Anforderungssignal
Beginn
des
aktiviert
von
der
verhindern
(bus
Das
(bus
gebioldet
Betätigen
nächsten
Befehlszyklus
ein
internes
Lage
des
und
ein
request).
erfolgt,
sobald
acknowledge).
beim
Einschalten
der
RESET-Taste.
- 9 -
NMI-Flipflop.
Interrupt-Annahme-
/BUSRQ
ein
Eingang
low-aktiv.
der
laufende
Ausgang
durch
wird
(/IORQ
Die
/NMI
low-
eine
Die

Werbung

loading