Herunterladen Inhalt Inhalt Diese Seite drucken
Inhaltsverzeichnis

Werbung

Systemhandbuch
Er zeichnet sich durch folgende Eigenschaften aus:
frei
programmierbarer
optimiert auf Graphikanwendungen.
1 Gbit Adressiervolumen (Bitadressierung)
31 Register, 32 bit breit
6 MIPS, Zeichenrate 48 Millionen Pixel pro Sekunde
umfangreicher Befehlssatz (127 Instruktionen), 256 byte Befehls-Cache
CRT-Controller auf dem Chip, programmierbar für HSYNC, VSYNC,
BLANK
direkte DRAM/VRAM-Ansteuerung (RAS, CAS, Adreß-MUX)
Host-Interface zum System. Über das Host-Interface kann vom Systembus
aus auf den gesamten lokalen Adreßraum zugegriffen werden.
Taktfrequenz 50 MHz
Die Programmentwicklung wird durch C-Compiler, Debugger, Bibliotheken, Applika-
tionen, Graphikstandards usw. unterstützt.
23.4.2

GSP-Registersatz

Der Prozessorteil besteht aus:
32-bit-Programmzähler PC (Program Counter, Bitadresse)
Der PC ist auf Wortgrenzen (16 bit) ausgerichtet. Deswegen sind die niederwertig-
sten 4 bit immer 0 (16 bit entsprechen 4 Adressen).
32-bit-ALU
127 Befehle in drei Kategorien (Universalbefehle, Graphikbefehle, MOVE) stehen
zur Wahl. Ein Instruction-Cache (256 byte RAM) sorgt für schnelle Zugriffe zu den
Befehlen. Er enthält 4 Segmente mit je 64 Byte. Jedem Segment ist ein Assoziativ-
register für die Adresse zugeordnet. Ein Aktualisierungs-Algorithmus bestimmt,
welches der 4 Segmente am längsten nicht mehr benutzt wurde und deshalb als
nächstes überschrieben werden kann.
Barrel-Shifter
erlaubt mehrschrittige Schiebeoperationen in einem Maschinenzyklus.
32-bit-Stack-Register SP
Es gibt nur einen SP (Stack Pointer), auf den sowohl über den Registersatz A als
auch B (Nummer 0F) zugegriffen werden kann. Der SP enthält die Bitadresse, die
auf das erste Stackende zeigt.
C79000-B8500-C073-01
32-bit-CMOS-Prozessor
Farbgraphik PG 730
mit
RISC-Architektur,
23 - 7

Quicklinks ausblenden:

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis