Kapitel: BIOS-Einstellungen
5.4.1.1.1
PCI Express Root Port
Aptio Setup Utility - Copyright (C) 2012 American Megatrends, Inc.
Chipset
┌─────────────────────────────────────────────────────────────────┬────────────────────────────────┐
│
PCI Express Root Port 2
│
ASPM Support
│
L1 Substates
│
URR
│
FER
│
NFER
│
CER
│
CTO
│
SEFE
│
SENFE
│
SECE
│
PME SCI
│
Hot Plug
│
PCIe Speed
│
Detect Non-Compliance Device
│
Extra Bus Reserved
│
Reserved Memory
│
Prefetchable Memory
│
Reserved I/O
│
PCIE LTR
│
PCIE LTR Lock
│
Snoop Latency Override
│
Snoop Latency Multiplier
│
Snoop Latency Value
│
Non Snoop Latency Override
│
└─────────────────────────────────────────────────────────────────┴────────────────────────────────┘
Version 2.15.1236. Copyright (C) 2012 American Megatrends, Inc.
PCI Express Root Port x
Optionen:
Disabled / Enabled
ASPM Support
Optionen:
Disabled / L0s / L1 / L0sL1 / Auto
L1 Substates
Optionen:
Disabled / L1.1 / L1.2 / L1.1 & L1.2
URR
Optionen:
Disabled / Enabled
FER
Optionen:
Disabled / Enabled
NFER
Optionen:
Disabled / Enabled
CER
Optionen:
Disabled / Enabled
CTO
Optionen:
Disabled / Enabled
SEFE
Optionen:
Disabled / Enabled
SENFE
Optionen:
Disabled / Enabled
SECE
Optionen:
Disabled / Enabled
Seite 78
[Enabled]
[Auto]
[L1.1 & L1.2]
[Disabled]
[Disabled]
[Disabled]
[Disabled]
[Disabled]
[Disabled]
[Disabled]
[Disabled]
[Enabled]
[Disabled]
[Auto]
[Disabled]
0
10
10
4
[Enabled]
[Enabled]
[Manual]
[1024 ns]
60
[Manual]
Beckhoff New Automation Technology CB3060
▲│Control the PCI Express Root
█│Port.
█│
█│
█│
█│
█│
█│
█│
█│
█│
█│
█│────────────────────────────────│
█│→←: Select Screen
█│↑↓: Select Item
█│Enter: Select
█│+/-: Change Opt.
█│F1: General Help
█│F2: Previous Values
█│F3: Optimized Defaults
█│F4: Save & Exit
█│ESC: Exit
█│
░│
░│
▼│
Chipset
│
│
│
│
│
│
│
│
│
│
│
│
│
│
│
│
│
│
│
│
│
│
│
│
│