Tabelle 5-17
Aufbau der Master-PROFIBUS-Adresse (Byte 3)....................................................................... 163
Tabelle 5-16
Aufbau von Stationsstatus 3 (Byte 2) ..................................................................................... 162
Tabelle 5-15
Aufbau von Stationsstatus 2 (Byte 1) ..................................................................................... 162
Tabelle 5-14
Aufbau von Stationsstatus 1 (Byte 0) ..................................................................................... 161
Tabelle 5-13
Auswertung von RUN-STOP-Übergängen im DP-Master/DP-Slave ............................................ 160
Tabelle 5-12
Ereigniserkennung der CPUs 41x als DP-Slave ........................................................................ 160
Tabelle 5-11
Diagnoseadressen für DP-Master und DP-Slave ...................................................................... 159
Tabelle 5-10
Auslesen der Diagnose mit STEP 5 und STEP 7 im Mastersystem ............................................ 158
Tabelle 5-9
Bedeutung der LEDs "BUSF" der CPU 41x als DP-Slave ............................................................ 157
Tabelle 5-8
Projektierungsbeispiel für die Adressbereiche des Übergabespeichers .................................... 154
Tabelle 5-7
Auswertung der RUN-STOP-Übergänge des DP-Slave im DP-Master......................................... 152
Tabelle 5-6
Ereigniserkennung der CPUs 41x als DP-Master...................................................................... 151
Tabelle 5-5
Diagnoseadressen für DP-Master und DP-Slave ...................................................................... 151
Tabelle 5-4
Auslesen der Diagnose mit STEP 7
Tabelle 5-3
Bedeutung der LED "BUSF" der CPU 41x als DP-Master ........................................................... 148
Tabelle 5-2
CPUs 41x (MPI/DP-Schnittstelle als PROFIBUS-DP, DP-Schnittstelle und DP-Modul als
PROFIBUS-DP) ....................................................................................................................... 143
Tabelle 5-1
CPUs 41x (MPI/DP-Schnittstelle als PROFIBUS-DP und DP-Schnittstelle) ................................... 143
Tabelle 4-6
Auftragslängen und Parameter "local_device_id" ..................................................................... 85
Tabelle 4-5
SFCs für die Globale Datenkommunikation .............................................................................. 73
Tabelle 4-4
SFBs für die S7-Kommunikation............................................................................................... 72
Tabelle 4-3
SFCs für die S7-Basiskommunikation ....................................................................................... 70
Tabelle 4-2
Verfügbarkeit der Verbindungsressourcen ............................................................................... 69
Tabelle 4-1
Kommunikationsdienste der CPUs ........................................................................................... 68
Tabelle 3-2
Lampenbilder ......................................................................................................................... 59
Tabelle 3-1
Eigenschaften der CPU im Auslieferungszustand...................................................................... 58
Tabelle 2-11
Arten von Memory Cards ........................................................................................................ 37
Tabelle 2-10
MPI-Parameter und IP-Adresse nach dem Urlöschen................................................................. 33
Tabelle 2-9
Schutzstufen einer CPU der S7-400 ......................................................................................... 31
Tabelle 2-8
Stellungen des Betriebsartenschalters ..................................................................................... 30
Tabelle 2-7
Mögliche Zustände der LEDs LINK und RX/TX ........................................................................... 29
Tabelle 2-6
Mögliche Zustände der LEDs IFM1F und IFM2F ........................................................................ 29
Tabelle 2-5
Mögliche Zustände der LEDs BUS1F, BUS2F und BUS5F............................................................ 28
Tabelle 2-4
Mögliche Zustände der LEDs INTF, EXTF und FRCE ................................................................... 28
Tabelle 2-3
Mögliche Zustände der LEDs RUN und STOP ............................................................................ 27
Tabelle 2-2
Fehler und die Reaktionen der CPU.......................................................................................... 24
Tabelle 2-1
LED-Anzeigen der CPUs ........................................................................................................... 20
Automatisierungssystem S7-400 CPU-Daten
Gerätehandbuch, 03/2023, A5E00850745-AN
..................................................................................... 149
Inhaltsverzeichnis
7