A
X
4
5
S
-
5
3
3
/
A
X
A
X
4
5
S
-
5
3
3
/
A
X
P
B
S
R
A
M
(
P
i
p
e
l
i
n
e
d
P
B
S
R
A
M
(
P
i
p
e
l
i
n
e
d
Bei Sockel 7-CPUs erfordert ein Burst-Datenlesevorgang vier „Qwords" (Quad-word, 4x16 = 64 Bits). PBSRAM erfordert nur eine
Adressdekodierungszeit und sendet die restlichen Qwords gemäß einer vorbestimmten Sequenz automatisch zur CPU. Normalerweise ist
diese Sequenz 3-1-1-1, die also insgesamt aus 6 Takten besteht und schneller als asynchrones SRAM ist. PBSRAM wird oft in L2 (Level 2)
Caches von Sockel 7 CPUs verwendet. Slot 1- und Sockel 370-CPUs brauchen kein PBSRAM.
P
C
1
0
0
D
I
M
M
P
C
1
0
0
D
I
M
M
SDRAM
DIMM, welches 100MHz CPU FSB-Bustakt unterstützt.
P
P
C
C
1
1
3
3
3
3
D
D
I
I
M
M
M
M
SDRAM
DIMM, welches 133MHz CPU FSB-Bustakt unterstützt.
P
C
-
1
6
0
0
o
r
P
C
-
2
1
0
P
C
-
1
6
0
0
o
r
P
C
-
2
1
0
Based on FSB frequency, the DDR DRAM has 200MHz, 266MHz and 333 MHz three types of working frequency. Because of DDR DRAM
data bus is 64-bit, it provides data transfer bandwidth up to 200x64/8=1600MB/s, and 266x64/8=2100MB/s, and 333x64/8=2700MB/s.
Hence, the PC-1600 DDR DRAM is working with 100MHz, PC-2100 DDR DRAM is working with 133MHz and PC-2700 DDR DRAM is
working with 166MHz FSB frequency.
P
C
I
(
P
e
r
i
p
h
e
r
a
l
C
o
m
P
C
I
(
P
e
r
i
p
h
e
r
a
l
C
o
m
Bus für die interne Verbindung mit Peripheriegeräten; Hochgeschwindigkeits-Datenkanal zwischen Computer und Erweiterungskarte.
4
5
S
-
5
3
3
N
4
5
S
-
5
3
3
N
B
u
r
s
t
S
R
A
M
)
B
u
r
s
t
S
R
A
M
)
0
o
r
P
C
-
2
7
0
0
D
D
R
D
0
o
r
P
C
-
2
7
0
0
D
D
R
D
p
o
n
e
n
t
I
n
t
e
r
f
a
c
e
)
p
o
n
e
n
t
I
n
t
e
r
f
a
c
e
)
R
A
M
R
A
M
B
u
s
B
u
s
92
O
n
l
i
n
e
-
H
a
n
d
b
u
c
O
n
l
i
n
e
-
H
a
n
d
b
u
c
h
h