Herunterladen Inhalt Inhalt Diese Seite drucken

I2C Bus; P1394; Parity Bit; Pbsram (Pipelined Burst Sram) - AOpen AX64 Handbuch

Inhaltsverzeichnis

Werbung

A
X
6
4
A
X
6
4
I
2
C
B
u
s
I
2
C
B
u
s
Siehe SMBus.
P
1
3
9
4
P
1
3
9
4
P1394 (IEEE 1394) ist ein Standard für serielle Hochgeschwindigkeits-Peripheriebusse. Im
Gegensatz zu USB, das bei niedriger oder mittlerer Geschwindigkeit läuft, unterstützt P1394 50 bis
1000MBit/Sek. und kann für Videokameras, Medienträger und LAN verwendet werden.
P
a
r
i
t
y
B
i
t
P
a
r
i
t
y
B
i
t
Der Parity-Modus benutzt 1 Paritätsbit für jedes Byte. Normalerweise ist der Modus geradzahlig.
Bei jedem Update der Speicherdaten wird jedes Paritätsbit auf "1" pro Byte abgepaßt. Wenn der
Speicher beim nächsten Mal mit einer ungeraden „1"-Anzahl gelesen wird, tritt ein Paritätsfehler auf,
der Einzelbitfehler genannt wird.
P
B
S
R
A
M
(
P
i
p
P
B
S
R
A
M
(
P
i
p
Bei Sockel 7-CPUs erfordert ein Burst-Datenlesevorgang vier „Qwords" (Quad-word, 4x16 = 64
Bits). PBSRAM erfordert nur eine Adressdekodierungszeit und sendet die restlichen QWords
gemäß einer vorbestimmten Sequenz automatisch zur CPU. Normalerweise ist dies 3-1-1-1,
insgesamt 6 Takte, was schneller als asynchrones SRAM ist. PBSRAM wird oft in L2 (Level 2)
Caches von Sockel 7 CPUs verwendet. Slot 1 und Sockel 370 CPUs brauchen kein PBSRAM.
e
l
i
n
e
d
B
u
r
s
t
S
e
l
i
n
e
d
B
u
r
s
t
S
O
O
R
A
M
)
R
A
M
)
153
n
l
i
n
e
-
H
a
n
d
b
n
l
i
n
e
-
H
a
n
d
b
u
c
h
u
c
h

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis