Herunterladen Inhalt Inhalt Diese Seite drucken

Chip-Multithreaded-Mehrkernprozessor Und Speichertechnologie - Fujitsu SPARC Enterprise T1000 Handbuch

Vorschau ausblenden Andere Handbücher für SPARC Enterprise T1000:
Inhaltsverzeichnis

Werbung

Chip-Multithreaded-Mehrkernprozessor und
Speichertechnologie
Der UltraSPARC T1-Mehrkernprozessor bildet die Grundlage des SPARC Enterprise
T1000-Servers. Der UltraSPARC T1-Prozessor basiert auf der für die Abarbeitung
zahlreicher Threads in Transaktionen optimierten Chip-Multithreading-Technologie
(CMT). Er sorgt für einen höheren Durchsatz, während er gleichzeitig weniger
Strom verbraucht und weniger Wärme erzeugt als herkömmliche
Prozessorarchitekturen.
Je nach Modell ist der Prozessor mit sechs oder acht UltraSPARC-Kernen bestückt.
Jeder Kern entspricht einer 64-Bit-Ausführungspipeline, die vier Threads abarbeiten
kann. Das bedeutet, dass der 8-Kern-Prozessor bis zu 32 aktive Threads gleichzeitig
ausführt.
Zusätzliche Prozessorkomponenten (
die Speicher-Crossbar, DDR2-Speichercontroller und eine JBus-E/A-Schnittstelle
wurden sorgfältig auf eine optimale Leistung ausgerichtet.
Sparc-
Core
DRAM
ABBILDUNG 2
4
SPARC Enterprise T1000-Server – Überblick • Mai 2007
Sparc-
Sparc-
Sparc-
Sparc-
Core
Core
Core
Core
Crossbar
Gemeinsamer L2-Cache
DRAM
DRAM
Blockdiagramm des UltraSPARC T1-Mehrkernprozessors
) wie der L1-Cache, L2-Cache,
ABBILDUNG 2
Sparc-
Sparc-
Sparc-
Core
Core
Core
DRAM
Multithread-Pipe
Befehls-
Cache
Integer-
Pipeline
Daten-
Cache

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis