Herunterladen Inhalt Inhalt Diese Seite drucken

VIPA System 200V Handbuch Seite 37

Cpu
Vorschau ausblenden Andere Handbücher für System 200V:
Inhaltsverzeichnis

Werbung

Handbuch VIPA System 200V
HB97D - CPU - RD_21x-2BS03 - Rev. 15/16
Artikelnr.
Uhrzeit
Uhr gepuffert
Uhr Pufferungsdauer (min.)
Art der Pufferung
Ladezeit für 50% Pufferungsdauer
Ladezeit für 100% Pufferungsdauer
Genauigkeit (max. Abweichung je Tag)
Anzahl Betriebsstundenzähler
Uhrzeit Synchronisation
Synchronisation über MPI
Synchronisation über Ethernet (NTP)
Adressbereiche (Ein-/Ausgänge)
Peripherieadressbereich Eingänge
Peripherieadressbereich Ausgänge
Prozessabbild einstellbar
Prozessabbild Eingänge voreingestellt
Prozessabbild Ausgänge voreingestellt
Prozessabbild Eingänge maximal
Prozessabbild Ausgänge maximal
Digitale Eingänge
Digitale Ausgänge
Digitale Eingänge zentral
Digitale Ausgänge zentral
Integrierte digitale Eingänge
Integrierte digitale Ausgänge
Analoge Eingänge
Analoge Ausgänge
Analoge Eingänge zentral
Analoge Ausgänge zentral
Integrierte analoge Eingänge
Integrierte analoge Ausgänge
Kommunikationsfunktionen
PG/OP Kommunikation
Globale Datenkommunikation
Anzahl GD-Kreise max.
Größe GD-Pakete, max.
S7-Basis-Kommunikation
S7-Basis-Kommunikation Nutzdaten je Auftrag
S7-Kommunikation
S7-Kommunikation als Server
S7-Kommunikation als Client
S7-Kommunikation Nutzdaten je Auftrag
Anzahl Verbindungen gesamt
Funktionalität Sub-D Schnittstellen
Bezeichnung
Physik
Anschluss
Potenzialgetrennt
MPI
MP²I (MPI/RS232)
Punkt-zu-Punkt-Kopplung
Bezeichnung
Physik
Anschluss
Potenzialgetrennt
MPI
MP²I (MPI/RS232)
Punkt-zu-Punkt-Kopplung
Teil 2 Hardwarebeschreibung
215-2BS03
30 d
Vanadium Rechargeable
Lithium Batterie
20 h
48 h
10 s
8
-
-
-
1024 Byte
1024 Byte
-
128 Byte
128 Byte
128 Byte
128 Byte
8192
8192
512
512
-
-
512
512
128
128
-
-
4
22 Byte
76 Byte
-
160 Byte
16
MP²I
RS485
9polige SubD Buchse
-
-
COM1
RS232
9poliger SubD Stecker
-
-
-
2-11

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis