Herunterladen Inhalt Inhalt Diese Seite drucken

Pepperl+Fuchs ICE1-8IOL-S2-G60L-V1D Handbuch Seite 51

Feldbusmodul mit multiprotokoll-technologie und i/o-link
Inhaltsverzeichnis

Werbung

ICE1-8IOL-S2-G60L-V1D
Inbetriebnahme bei PROFINET
Status "Digital Input" mit MM1 und OM1
Eingang
UINT16 High Bit
UINT16 Low Bit
Tabelle 5.20 fett: Modus "Auxiliary Power" oder "Digital Output"
Im Modus "Digital Output" und "Auxiliary Power" werden die digitalen Ausgangszustände als
Status in den digitalen Eingängen widergespiegelt.
DI 1A = Digital Input Anschluss 1, Kanal A (Pin 4)
DO 7B = Output Status Anschluss 7B
Status "Digital Input" mit MM1 und OM2
Eingang
UINT16 High Bit
UINT16 Low Bit
Tabelle 5.21 fett: Modus "Auxiliary Power" oder "Digital Output"
Im Modus "Digital Output" und "Auxiliary Power" werden die digitalen Ausgangszustände als
Status in den digitalen Eingängen widergespiegelt.
DI 1A = Digital Input Anschluss 1, Kanal A (Pin 4)
DO 7B = Output Status Anschluss 7B
Kontrolle "Digital Output" mit MM1 und OM1
Ausgang
UINT16 High Bit
UINT16 Low Bit
Tabelle 5.22
n. v. = nicht verfügbar
DO 5B = Digital Output Anschluss 1, Kanal B (Pin 2)
DO 1A optional = Optional, wenn als DO konfiguriert und der General device-Parameter
Digital Out Kanal A Controlled by auf Status/Control Module steht. (Andernfalls
werden die Steuerdaten in Bit 0 des entsprechenden Sub-Slot-Bytes dargestellt.)
Kontrolle "Digital Output" mit MM1 und OM2
Ausgang
UINT16 High Bit
UINT16 Low Bit
Tabelle 5.23
n. v. = nicht verfügbar
DO 5B = Digital Output Anschluss 1, Kanal B (Pin 2)
DO 1A optional = Optional, wenn als DO konfiguriert und der General device-Parameter
Digital Out Kanal A Controlled by auf Status/Control Module steht. (Andernfalls
werden die Steuerdaten in Bit 0 des entsprechenden Sub-Slot-Bytes dargestellt.)
Bit 7
Bit 6
Bit 5
DI X4B DI X4A DI X3B DI X3A DI X2B DI X2A DI X1B DI X1A
DO X8B DI X8A DO X7B DI X7A DO X6B DI X6A DO X5B DI X5A
Bit 7
Bit 6
Bit 5
DO X8B DI X8A DO X7B DI X7A DO X6B DI X6A DO X5B DI X5A
DI X4B DI X4A DI X3B DI X3A DI X2B DI X2A DI X1B DI X1A
Bit 7
Bit 6
Bit 5
n. v.
DO X4A
n. v.
optional
DO X8B DO X8A
DO X7B DO X7A
optional
Bit 7
Bit 6
Bit 5
DO X8B DO X8A
DO X7B DO X7A
optional
n. v.
DO X4A
n. v.
optional
Bit 4
Bit 3
Bit 2
Bit 4
Bit 3
Bit 2
Bit 4
Bit 3
Bit 2
DO X3A
n. v.
DO X2A
optional
optional
DO X6B DO X6A
optional
optional
Bit 4
Bit 3
Bit 2
DO X6B DO X6A
optional
optional
DO X3A
n. v.
DO X2A
optional
optional
Bit 1
Bit 0
Bit 1
Bit 0
Bit 1
Bit 0
n. v.
DO X1A
optional
DO X5B DO X5A
optional
Bit 1
Bit 0
DO X5B DO X5A
optional
n. v.
DO X1A
optional
51

Werbung

Inhaltsverzeichnis
loading

Inhaltsverzeichnis