Herunterladen Inhalt Inhalt Diese Seite drucken

Aim-TTI CPX200D Bedienungsanleitung Seite 25

Inhaltsverzeichnis

Werbung

Das Status Byte Register wird entweder mittels dem *STB?-Befehl abgefragt, der MSS in Bit 6
zurücksendet, oder aber mittels eines Serial Poll (Serienabfrage), der RQS in Bit 6 zurücksendet.
Das Service Request Enable Register wird mit dem Befehl *SRE <
Befehl *SRE? gelesen.
Bit 7 -
Nicht belegt.
Bit 6 -
RQS/MSS. Dieses Bit, das in der Norm IEEE 488.2 definiert ist, enthält sowohl die
Requesting Service-Meldung (Serviceanforderung) als auch die Master Status Summary-
Meldung. Als Antwort auf ein Serial Poll (Serienabfrage) wird RQS und als Antwort auf
den Befehl *STB? wird MSS zurückgesendet.
Bit 5 -
ESB. Das Event Status Bit (Ereignis-Statusbit). Dieses Bit wird gesetzt, wenn sich
gesetzte Bits im Standard Event Status Register auf gesetzte Bits im Standard Event
Status Enable Register beziehen.
Bit 4 -
MAV. Das Message Available Bit (Meldung vorhanden). Dieses Bit wird gesetzt, wenn das
Gerät eine fertig formatierte Antwort zum Versenden an den Controller bereithält. Das Bit
wird zurückgesetzt, nachdem der Response Message Terminator gesendet wurde.
Bit 3 -
Nicht belegt.
Bit 2 -
Nicht belegt.
Bit 1 -
LIM2. Wird gesetzt, wenn im Limit Event Status Register 2 Bits gesetzt sind, die im Limit
Event Status Enable Register 2 entsprechend ebenfalls gesetzt wurden.
Bit 0 -
LIM1. Wird gesetzt, wenn im Limit Event Status Register 1 Bits gesetzt sind, die im Limit
Event Status Enable Register 1 entsprechend ebenfalls gesetzt wurden.
24
> gesetzt und mit dem
NRF

Quicklinks ausblenden:

Werbung

Inhaltsverzeichnis
loading

Diese Anleitung auch für:

Cpx200dp

Inhaltsverzeichnis